SlideShare a Scribd company logo
1 of 4
HALF ADDER
Haf Adder Merupakan rangkaian elektronik yang bekerja melakukan perhitungan
penjumlahan dari dua buah bilangan binary, yang masing-masing terdiri dari satu bit.
Rangkaian ini memiliki dua input dan dua buah output, salah satu outputnya dipakai
sebagai tempat nilai pindahan dan yang lain sebagai hasil dari penjumlahan.
Rangkaian ini bisa dibangun dengan menggunakan IC 7400 dan IC 7408. Seperti yang
terlihat pada gambar dibawah ini, rangkaian half adder merupakan gabungan beberapa
gerbang NAND dan satu gerbang AND. Karakter utama sebuah gerbang NAND dalah
bahwa ia membalikkan hasil dari sebuah gerbang AND yang karakternya hanya akan
menghasilkan nilai satu ketika kedua inputnya bernilai satu, jadi gerbang NAND hanya
akan menghasilkan nilai nol ketika semua inputnya bernilai satu.
Skema Diagram HALF ADDER.
Ketika salah satu atau lebih input bernilai nol maka keluaran pada gerbang NAND pertama
akan bernilai satu. Karenanya kemudian input di gerbang kedua dan ketiga akan bernilai
satu dan mendapat input lain yang salah satunya bernilai nol sehingga PASTI gerbang
NAND yang masukannya nol tadi menghasilkan nilai satu. Sedangkan gerbang lain akan
benilai nol karena mendapat input satu dan satu maka keluaran di gerbang NAND terakhir
akan bernilai satu, karena salah satu inputnya bernilai nol.
Untuk menghitung carry digunakan sebuah gerbang AND yang karakter utamanya
adalah bahwa iahanya akan menghasilkan nilai satu ketika kedua masukannya bernilai
satu. Jadi carry satu hanya akan dihasilkan dari penjumlahan dua digit bilangan biner
sama-sama bernilai satu, yang dalam penjumlahan utamanya akan menghasilkan nilai nol.
Tabel Kebenaran HALF ADDER
Ket :
1= Benar
0 = Salah
Jika setiap elemen yang dihubungkan salah satu ada yang Salah/(0) maka pernyataan pada
percobaan Rangakaian Half Adder ini menunjukan Salah/(0).
Skema Pengkabelan HALF ADDER
FULL ADDER
Full Adder Merupakan rangkaian elektronik yang bekerja melakukan perhitungan
penjumlahan sepenuhnya dari dua buah bilangan binary, yang masing-masing terdiri dari
satu bit. Rangkaian ini memiliki tiga input dan dua buah output, salah satu input
merupakan nilai dari pindahan penjumlahan, kemudian sama seperti pada half adder salah
satu outputnya dipakai sebagai tempat nilai pindahan dan yang lain sebagai hasil dari
penjumlahan.
Rangkaian ini dibuat dengan gabungan dua buah half adder dan sebuah gerbang OR.
Logika utama rangkaian gerbang full adder adalah bahwa ketika menjumlahkan dua
bilangan biner maka ada sebuah carry yang juga mempengaruhi hasil dari penjumlahan
tersebut, karenanya rangkaian ini bisa melakukan penjumlahan secara sepenuhnya.
Skema Diagram FULL ADDE
Ketika dua masukan menghasilkan nilai satu pada half adder atau paruh dari full adder
pertama, hasilnya akan kembali dijumlahkan dengan carry yang ada. Jika carry bernilai
satu maka ia akan menghasilkan keluaran akhir bernilai nol, namun menghasilkan carry
out yang bernilai satu, dan jika carry in bernilai nol maka ia akan menghasilkan keluaran
akhir satu dengan carry out bernilai nol.
Lain halnya ketika kedua masukan pada paruh full adder pertama menghasilkan nilai nol
karena inputnya sama-sama satu, maka carry out untuk paruh pertama half adder adalah
satu, penjumlahan paruh pertama yang menghasilkan nol akan kembali dijumlahkan
dengan carry in yang ada, yang jika bernilai satu maka hasil penjumlahannya adalah satu
dan memiliki carry out satu dari penjumlahan input pertama.
Untuk menghitung carry out pada full adder digunakan sebuah gerbang OR yang
menghubungkan penghitung carry out dari half adder pertama dan kedua. Maksudnya
bahwa entah paruh pertama atau kedua yang menghasilkan carry out maka akan dianggap
sebagai carry out, dan dianggap satu meski kedua gerbang AND yang digunakan untuk
menghitung carry out sama-sama bernilai satu.
Tabel Kebenaran FULL ADDER
Ket :
1 = Benar
0 = Salah
Jika setiap elemen yang dihubungkan salah satu ada yang Benar/(1) maka pernyataan pada
percobaan Rangakaian Full Adder ini menunjukan pernyataan Benar/(1)
Skema Pengkabelan FULL ADDER

More Related Content

What's hot

Pert. 9 adder and substractor
Pert. 9 adder and substractorPert. 9 adder and substractor
Pert. 9 adder and substractorAbdulRosyid63
 
Pertemuan 3a Rangkaian Aritmatik-Half n Full Adder
Pertemuan 3a   Rangkaian Aritmatik-Half n Full AdderPertemuan 3a   Rangkaian Aritmatik-Half n Full Adder
Pertemuan 3a Rangkaian Aritmatik-Half n Full Adderahmad haidaroh
 
Modul ladsim (dasar teori)
Modul ladsim (dasar teori)Modul ladsim (dasar teori)
Modul ladsim (dasar teori)frsrianto
 
Pertemuan 6 aritmatika
Pertemuan 6 aritmatikaPertemuan 6 aritmatika
Pertemuan 6 aritmatikajumiathyasiz
 
Materi 4-dan-resume-materi-1-3
Materi 4-dan-resume-materi-1-3Materi 4-dan-resume-materi-1-3
Materi 4-dan-resume-materi-1-3Ismanu Rahadi
 
Gerbang logika
Gerbang logikaGerbang logika
Gerbang logikaRicho Dea
 
Aritmatika komputer
Aritmatika komputerAritmatika komputer
Aritmatika komputerHady Mulya
 
Soal pemrograman berorientas objek 1
Soal pemrograman berorientas objek 1Soal pemrograman berorientas objek 1
Soal pemrograman berorientas objek 1Rima Ariona
 
Winlogilab bella amalia
Winlogilab bella amaliaWinlogilab bella amalia
Winlogilab bella amaliaBellaAmalia12
 

What's hot (12)

Pert. 9 adder and substractor
Pert. 9 adder and substractorPert. 9 adder and substractor
Pert. 9 adder and substractor
 
Pertemuan 3a Rangkaian Aritmatik-Half n Full Adder
Pertemuan 3a   Rangkaian Aritmatik-Half n Full AdderPertemuan 3a   Rangkaian Aritmatik-Half n Full Adder
Pertemuan 3a Rangkaian Aritmatik-Half n Full Adder
 
Modul ladsim (dasar teori)
Modul ladsim (dasar teori)Modul ladsim (dasar teori)
Modul ladsim (dasar teori)
 
Operator python
Operator pythonOperator python
Operator python
 
Pertemuan 6 aritmatika
Pertemuan 6 aritmatikaPertemuan 6 aritmatika
Pertemuan 6 aritmatika
 
Bab 3 operator
Bab 3 operatorBab 3 operator
Bab 3 operator
 
Materi 4-dan-resume-materi-1-3
Materi 4-dan-resume-materi-1-3Materi 4-dan-resume-materi-1-3
Materi 4-dan-resume-materi-1-3
 
Gerbang logika
Gerbang logikaGerbang logika
Gerbang logika
 
Aritmatika komputer
Aritmatika komputerAritmatika komputer
Aritmatika komputer
 
Soal pemrograman berorientas objek 1
Soal pemrograman berorientas objek 1Soal pemrograman berorientas objek 1
Soal pemrograman berorientas objek 1
 
5. Gerbang Digital
5. Gerbang Digital5. Gerbang Digital
5. Gerbang Digital
 
Winlogilab bella amalia
Winlogilab bella amaliaWinlogilab bella amalia
Winlogilab bella amalia
 

Similar to Rangkaian Half Adder dan Full Adder

Operasi arithmatika dan logika
Operasi arithmatika dan logikaOperasi arithmatika dan logika
Operasi arithmatika dan logikaHata Netral
 
Sistal pertemuan 3
Sistal pertemuan 3Sistal pertemuan 3
Sistal pertemuan 3Nurjaedin
 
Gerbang logika-ageng.pptx
Gerbang logika-ageng.pptxGerbang logika-ageng.pptx
Gerbang logika-ageng.pptxssusere916371
 
Operasi arithmatika dan logika
Operasi arithmatika dan logikaOperasi arithmatika dan logika
Operasi arithmatika dan logikaHata Netral
 
sistem digital-Rangkaian penjumlah
sistem digital-Rangkaian penjumlahsistem digital-Rangkaian penjumlah
sistem digital-Rangkaian penjumlahDhiah Febri
 
Laporan sistem bilngan dan gerbang logika dasar
Laporan sistem bilngan dan gerbang logika dasarLaporan sistem bilngan dan gerbang logika dasar
Laporan sistem bilngan dan gerbang logika dasarM Kawakib
 
Perkuliahan ke 4 Organisasi Arsitektur Komputer
Perkuliahan ke 4  Organisasi Arsitektur KomputerPerkuliahan ke 4  Organisasi Arsitektur Komputer
Perkuliahan ke 4 Organisasi Arsitektur KomputerRakhmi Khalida, M.M.S.I
 
Modul teknik-digital
Modul teknik-digitalModul teknik-digital
Modul teknik-digitalecko gmc
 
Multiplekser - Demultiplekser - Pertemuan 7
Multiplekser - Demultiplekser - Pertemuan 7Multiplekser - Demultiplekser - Pertemuan 7
Multiplekser - Demultiplekser - Pertemuan 7ahmad haidaroh
 
Struktur Runtunan Algoritma
Struktur Runtunan AlgoritmaStruktur Runtunan Algoritma
Struktur Runtunan Algoritmacasnadi
 
Digital integrated circuit; AND, OR Gates
Digital integrated circuit; AND, OR GatesDigital integrated circuit; AND, OR Gates
Digital integrated circuit; AND, OR GatesAnita Eka Putri
 

Similar to Rangkaian Half Adder dan Full Adder (19)

14675172.ppt
14675172.ppt14675172.ppt
14675172.ppt
 
Operasi arithmatika dan logika
Operasi arithmatika dan logikaOperasi arithmatika dan logika
Operasi arithmatika dan logika
 
Sistal pertemuan 3
Sistal pertemuan 3Sistal pertemuan 3
Sistal pertemuan 3
 
Gerbang logika-ageng.pptx
Gerbang logika-ageng.pptxGerbang logika-ageng.pptx
Gerbang logika-ageng.pptx
 
Gerbang Logika.pptx
Gerbang Logika.pptxGerbang Logika.pptx
Gerbang Logika.pptx
 
Operasi arithmatika dan logika
Operasi arithmatika dan logikaOperasi arithmatika dan logika
Operasi arithmatika dan logika
 
sistem digital-Rangkaian penjumlah
sistem digital-Rangkaian penjumlahsistem digital-Rangkaian penjumlah
sistem digital-Rangkaian penjumlah
 
Laporan sistem bilngan dan gerbang logika dasar
Laporan sistem bilngan dan gerbang logika dasarLaporan sistem bilngan dan gerbang logika dasar
Laporan sistem bilngan dan gerbang logika dasar
 
Perkuliahan ke 4 Organisasi Arsitektur Komputer
Perkuliahan ke 4  Organisasi Arsitektur KomputerPerkuliahan ke 4  Organisasi Arsitektur Komputer
Perkuliahan ke 4 Organisasi Arsitektur Komputer
 
Modul teknik-digital
Modul teknik-digitalModul teknik-digital
Modul teknik-digital
 
Gerbang logika
Gerbang logikaGerbang logika
Gerbang logika
 
Multiplekser - Demultiplekser - Pertemuan 7
Multiplekser - Demultiplekser - Pertemuan 7Multiplekser - Demultiplekser - Pertemuan 7
Multiplekser - Demultiplekser - Pertemuan 7
 
BAB 4.pptx
BAB 4.pptxBAB 4.pptx
BAB 4.pptx
 
Struktur Runtunan Algoritma
Struktur Runtunan AlgoritmaStruktur Runtunan Algoritma
Struktur Runtunan Algoritma
 
gerbang logika dasar.pdf
gerbang logika dasar.pdfgerbang logika dasar.pdf
gerbang logika dasar.pdf
 
Digital integrated circuit; AND, OR Gates
Digital integrated circuit; AND, OR GatesDigital integrated circuit; AND, OR Gates
Digital integrated circuit; AND, OR Gates
 
Laporan pendahuluan
Laporan pendahuluan Laporan pendahuluan
Laporan pendahuluan
 
Multipleksi
MultipleksiMultipleksi
Multipleksi
 
Pembahasan gerbang-logika
Pembahasan gerbang-logikaPembahasan gerbang-logika
Pembahasan gerbang-logika
 

More from JulianGultom2

More from JulianGultom2 (12)

Uts ti malam statistika_genap 2020_semester ii
Uts ti malam statistika_genap 2020_semester iiUts ti malam statistika_genap 2020_semester ii
Uts ti malam statistika_genap 2020_semester ii
 
Uts struktur data
Uts struktur dataUts struktur data
Uts struktur data
 
Uts statistika
Uts statistikaUts statistika
Uts statistika
 
Uts sistem berkas
Uts sistem berkasUts sistem berkas
Uts sistem berkas
 
Uts pemrograman berbasis obj
Uts pemrograman berbasis objUts pemrograman berbasis obj
Uts pemrograman berbasis obj
 
Uts pancasila
Uts pancasilaUts pancasila
Uts pancasila
 
Uts kalkulus1
Uts kalkulus1Uts kalkulus1
Uts kalkulus1
 
Uts kalkulus
Uts kalkulusUts kalkulus
Uts kalkulus
 
Tg sbernat
Tg sbernatTg sbernat
Tg sbernat
 
Statistika7
Statistika7Statistika7
Statistika7
 
Makalah sistem-digital-1
Makalah sistem-digital-1Makalah sistem-digital-1
Makalah sistem-digital-1
 
Makalah
MakalahMakalah
Makalah
 

Recently uploaded

Konsep Agribisnis adalah suatu kesatuan kegiatan meliputi salah satu atau ...
Konsep	Agribisnis	adalah	suatu	kesatuan	kegiatan  meliputi		salah	satu	atau		...Konsep	Agribisnis	adalah	suatu	kesatuan	kegiatan  meliputi		salah	satu	atau		...
Konsep Agribisnis adalah suatu kesatuan kegiatan meliputi salah satu atau ...laila16682
 
Materi Makna alinea pembukaaan UUD .pptx
Materi Makna alinea pembukaaan UUD .pptxMateri Makna alinea pembukaaan UUD .pptx
Materi Makna alinea pembukaaan UUD .pptxIKLASSENJAYA
 
Sistem Bilangan Riil (Pertidaksamaan linier)
Sistem Bilangan Riil (Pertidaksamaan linier)Sistem Bilangan Riil (Pertidaksamaan linier)
Sistem Bilangan Riil (Pertidaksamaan linier)ratnawijayanti31
 
Fisika Dasar Usaha dan Energi Fisika.pptx
Fisika Dasar Usaha dan Energi Fisika.pptxFisika Dasar Usaha dan Energi Fisika.pptx
Fisika Dasar Usaha dan Energi Fisika.pptxPutriAriatna
 
kekeruhan tss, kecerahan warna sgh pada laboratprium
kekeruhan tss, kecerahan warna sgh pada laboratpriumkekeruhan tss, kecerahan warna sgh pada laboratprium
kekeruhan tss, kecerahan warna sgh pada laboratpriumfebrie2
 
materi+kuliah-ko2-senyawa+aldehid+dan+keton.pdf
materi+kuliah-ko2-senyawa+aldehid+dan+keton.pdfmateri+kuliah-ko2-senyawa+aldehid+dan+keton.pdf
materi+kuliah-ko2-senyawa+aldehid+dan+keton.pdfkaramitha
 
TEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptx
TEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptxTEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptx
TEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptxSyabilAfandi
 
PPT Kelompok 7 Pembelajaran IPA Modul 7.pptx
PPT Kelompok 7 Pembelajaran IPA Modul 7.pptxPPT Kelompok 7 Pembelajaran IPA Modul 7.pptx
PPT Kelompok 7 Pembelajaran IPA Modul 7.pptxSDN1Wayhalom
 
CASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptx
CASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptxCASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptx
CASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptxresidentcardio13usk
 
Modul ajar IPAS Kls 4 materi wujud benda dan perubahannya
Modul ajar IPAS Kls 4 materi wujud benda dan perubahannyaModul ajar IPAS Kls 4 materi wujud benda dan perubahannya
Modul ajar IPAS Kls 4 materi wujud benda dan perubahannyaAnggrianiTulle
 
Power Point materi Mekanisme Seleksi Alam.pptx
Power Point materi Mekanisme Seleksi Alam.pptxPower Point materi Mekanisme Seleksi Alam.pptx
Power Point materi Mekanisme Seleksi Alam.pptxSitiRukmanah5
 
Dampak Bioteknologi di Bidang Pertanian.pdf
Dampak Bioteknologi di Bidang Pertanian.pdfDampak Bioteknologi di Bidang Pertanian.pdf
Dampak Bioteknologi di Bidang Pertanian.pdfssuser4743df
 

Recently uploaded (12)

Konsep Agribisnis adalah suatu kesatuan kegiatan meliputi salah satu atau ...
Konsep	Agribisnis	adalah	suatu	kesatuan	kegiatan  meliputi		salah	satu	atau		...Konsep	Agribisnis	adalah	suatu	kesatuan	kegiatan  meliputi		salah	satu	atau		...
Konsep Agribisnis adalah suatu kesatuan kegiatan meliputi salah satu atau ...
 
Materi Makna alinea pembukaaan UUD .pptx
Materi Makna alinea pembukaaan UUD .pptxMateri Makna alinea pembukaaan UUD .pptx
Materi Makna alinea pembukaaan UUD .pptx
 
Sistem Bilangan Riil (Pertidaksamaan linier)
Sistem Bilangan Riil (Pertidaksamaan linier)Sistem Bilangan Riil (Pertidaksamaan linier)
Sistem Bilangan Riil (Pertidaksamaan linier)
 
Fisika Dasar Usaha dan Energi Fisika.pptx
Fisika Dasar Usaha dan Energi Fisika.pptxFisika Dasar Usaha dan Energi Fisika.pptx
Fisika Dasar Usaha dan Energi Fisika.pptx
 
kekeruhan tss, kecerahan warna sgh pada laboratprium
kekeruhan tss, kecerahan warna sgh pada laboratpriumkekeruhan tss, kecerahan warna sgh pada laboratprium
kekeruhan tss, kecerahan warna sgh pada laboratprium
 
materi+kuliah-ko2-senyawa+aldehid+dan+keton.pdf
materi+kuliah-ko2-senyawa+aldehid+dan+keton.pdfmateri+kuliah-ko2-senyawa+aldehid+dan+keton.pdf
materi+kuliah-ko2-senyawa+aldehid+dan+keton.pdf
 
TEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptx
TEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptxTEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptx
TEMA 9 SUBTEMA 1 PEMBELAJARAN 1 KELAS 6.pptx
 
PPT Kelompok 7 Pembelajaran IPA Modul 7.pptx
PPT Kelompok 7 Pembelajaran IPA Modul 7.pptxPPT Kelompok 7 Pembelajaran IPA Modul 7.pptx
PPT Kelompok 7 Pembelajaran IPA Modul 7.pptx
 
CASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptx
CASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptxCASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptx
CASE REPORT ACUTE DECOMPENSATED HEART FAILURE 31 Desember 23.pptx
 
Modul ajar IPAS Kls 4 materi wujud benda dan perubahannya
Modul ajar IPAS Kls 4 materi wujud benda dan perubahannyaModul ajar IPAS Kls 4 materi wujud benda dan perubahannya
Modul ajar IPAS Kls 4 materi wujud benda dan perubahannya
 
Power Point materi Mekanisme Seleksi Alam.pptx
Power Point materi Mekanisme Seleksi Alam.pptxPower Point materi Mekanisme Seleksi Alam.pptx
Power Point materi Mekanisme Seleksi Alam.pptx
 
Dampak Bioteknologi di Bidang Pertanian.pdf
Dampak Bioteknologi di Bidang Pertanian.pdfDampak Bioteknologi di Bidang Pertanian.pdf
Dampak Bioteknologi di Bidang Pertanian.pdf
 

Rangkaian Half Adder dan Full Adder

  • 1. HALF ADDER Haf Adder Merupakan rangkaian elektronik yang bekerja melakukan perhitungan penjumlahan dari dua buah bilangan binary, yang masing-masing terdiri dari satu bit. Rangkaian ini memiliki dua input dan dua buah output, salah satu outputnya dipakai sebagai tempat nilai pindahan dan yang lain sebagai hasil dari penjumlahan. Rangkaian ini bisa dibangun dengan menggunakan IC 7400 dan IC 7408. Seperti yang terlihat pada gambar dibawah ini, rangkaian half adder merupakan gabungan beberapa gerbang NAND dan satu gerbang AND. Karakter utama sebuah gerbang NAND dalah bahwa ia membalikkan hasil dari sebuah gerbang AND yang karakternya hanya akan menghasilkan nilai satu ketika kedua inputnya bernilai satu, jadi gerbang NAND hanya akan menghasilkan nilai nol ketika semua inputnya bernilai satu. Skema Diagram HALF ADDER. Ketika salah satu atau lebih input bernilai nol maka keluaran pada gerbang NAND pertama akan bernilai satu. Karenanya kemudian input di gerbang kedua dan ketiga akan bernilai satu dan mendapat input lain yang salah satunya bernilai nol sehingga PASTI gerbang NAND yang masukannya nol tadi menghasilkan nilai satu. Sedangkan gerbang lain akan benilai nol karena mendapat input satu dan satu maka keluaran di gerbang NAND terakhir akan bernilai satu, karena salah satu inputnya bernilai nol. Untuk menghitung carry digunakan sebuah gerbang AND yang karakter utamanya adalah bahwa iahanya akan menghasilkan nilai satu ketika kedua masukannya bernilai satu. Jadi carry satu hanya akan dihasilkan dari penjumlahan dua digit bilangan biner sama-sama bernilai satu, yang dalam penjumlahan utamanya akan menghasilkan nilai nol. Tabel Kebenaran HALF ADDER
  • 2. Ket : 1= Benar 0 = Salah Jika setiap elemen yang dihubungkan salah satu ada yang Salah/(0) maka pernyataan pada percobaan Rangakaian Half Adder ini menunjukan Salah/(0). Skema Pengkabelan HALF ADDER
  • 3. FULL ADDER Full Adder Merupakan rangkaian elektronik yang bekerja melakukan perhitungan penjumlahan sepenuhnya dari dua buah bilangan binary, yang masing-masing terdiri dari satu bit. Rangkaian ini memiliki tiga input dan dua buah output, salah satu input merupakan nilai dari pindahan penjumlahan, kemudian sama seperti pada half adder salah satu outputnya dipakai sebagai tempat nilai pindahan dan yang lain sebagai hasil dari penjumlahan. Rangkaian ini dibuat dengan gabungan dua buah half adder dan sebuah gerbang OR. Logika utama rangkaian gerbang full adder adalah bahwa ketika menjumlahkan dua bilangan biner maka ada sebuah carry yang juga mempengaruhi hasil dari penjumlahan tersebut, karenanya rangkaian ini bisa melakukan penjumlahan secara sepenuhnya. Skema Diagram FULL ADDE Ketika dua masukan menghasilkan nilai satu pada half adder atau paruh dari full adder pertama, hasilnya akan kembali dijumlahkan dengan carry yang ada. Jika carry bernilai satu maka ia akan menghasilkan keluaran akhir bernilai nol, namun menghasilkan carry out yang bernilai satu, dan jika carry in bernilai nol maka ia akan menghasilkan keluaran akhir satu dengan carry out bernilai nol. Lain halnya ketika kedua masukan pada paruh full adder pertama menghasilkan nilai nol karena inputnya sama-sama satu, maka carry out untuk paruh pertama half adder adalah satu, penjumlahan paruh pertama yang menghasilkan nol akan kembali dijumlahkan dengan carry in yang ada, yang jika bernilai satu maka hasil penjumlahannya adalah satu dan memiliki carry out satu dari penjumlahan input pertama. Untuk menghitung carry out pada full adder digunakan sebuah gerbang OR yang menghubungkan penghitung carry out dari half adder pertama dan kedua. Maksudnya bahwa entah paruh pertama atau kedua yang menghasilkan carry out maka akan dianggap sebagai carry out, dan dianggap satu meski kedua gerbang AND yang digunakan untuk menghitung carry out sama-sama bernilai satu.
  • 4. Tabel Kebenaran FULL ADDER Ket : 1 = Benar 0 = Salah Jika setiap elemen yang dihubungkan salah satu ada yang Benar/(1) maka pernyataan pada percobaan Rangakaian Full Adder ini menunjukan pernyataan Benar/(1) Skema Pengkabelan FULL ADDER