TUGAS TEKDIG
Desember 2014
 Fikri Salahudin 21060113120092
 C
 C
 C
 C
 C
 C
 C
 C
 C
 C
 C
 C
Anggota Kelompok
 Pendahuluan
 Rangkaian Counter
 Asyncroun counter
 7-6 Synchronous(Parallel) counterspengertian
 synchroun counter
 Propagation delay
 Kelebihan syncron counter
 7-7 Synchronous Down and UP/Down counters
 Pengertian
 Sistem Kerja
Daftar isi
PENDAHULUAN
Rangkaian Counter
RANGKAIAN
COUNTER
Rangkaian Asyncrhon
Asynchronous counter (ripple
counter) merupakan counter yang
masukan clock pemicunya tidak terhubung ke setiap
flip-flop secara langsung. Clock pemicunya harus
merambat melalui setiap flip-flop untuk mencapai
masukan flip-flop yang berikutnya.
Dikarenakan Asynchron mengharuskan untuk
merambat satu persatu setiap ff nya, hal ini
menyebabkan Propagation Delay ( waktu yang
diperlukan untuk merambatkan pulsa ) menjadi lebih
lama
7-6 Synchronous
(Parallel)
counters
Pengertian
Untuk menghindari propagation delay dari asynchron
adalah dengan menggunakan synchronous counter
Synchronous counter merupakan counter yang
masukan clockpemicunya dihubungkan ke setiap flip-
flop, sehingga setiap flip-flop akan beroperasi dengan
masukan transisi clock yang sama. Pada synchronous
counter harus dipastikan bahwa setiap flip-flop
menahan transisi luarannya sampai tiba gilirannya.
Dengan kata lain setiap flip flop secara bersamaan
akan mendapatkan pulsa yang sama
Sistem kerja
 A > J & K nya FF A dibuat HIGH secara permanen
sehingga akan toggle stiap NTG nya
 B > A=1 > Output A dimasukkan ke J & K nya FF B
 C > A=B=1 > Menghubungkan logic sinyal AB ke input
J & K nya FF C
 D > A=B=C=1 > Menghubungkan logic sinyal ABC ke
input J&K nya FF C
Secara garis besar , FF akan high apabila FF sebelumnya
high
Propagation Delay
 Propagation delay = lamanya waktu yang diperlukan
untuk merambatkan pulsa
 Propagation delay pada syncronous counter lebih kecil
daripada asyncron
 Total Delay = FF 𝑡 𝑝𝑑+ AND gate 𝑡 𝑝𝑑
 Total delay didapat dari delay di FF dan di AND gate
Kelebihan Syncron Counter
 Bisa mengoperasikan frekuensi input yang lebih besar
 Mudah didesain untuk keperluan aplikasi yang lebih
kompleks
 Memiliki kecepatan yang lebih baik dalam aplikasi
counter atau rangkaian yang lebih besar
7-7 Synchronous
Down and UP/Down
counters
Pengertian
Up/Down Counter adalah pengembangan dari synchronous
counter yang menggabungkan fungsi up counter dan down
counter dalam satu rangkaian dengan suatu kontrol untuk
menentukan proses counting yang dilakukan. Dengan
rangkaian up/down conter ini proses counting dalam suatu
perjalanan counting dapat diubah secara langsung dari posisi
data output terakhi akan dilakukan proses count up atau
count down.
Untuk membangun suatu Up/Down Counter diperlukan
synchronous counter dan ditambah rangkaian kontrol Up
atau Down proses yang akan dilakukan.
Sistem Kerja
Diasumsikan posisi high = count up dan low = count
down
 Saat Up/down diapasang high
 AND gates 1 & 2 hidup
 AND gates 3 & 4 mati
 Hal ini menyebabkan output A dan B melewati gates
AND 1 & 2 menuju ke J & K nya FF b dan FF C
 Saat Up/down diapasang high
 AND gates 3 & 4 hidup
 AND gates 1 & 2 mati
 Hal ini menyebabkan output A dan B melewati gates
AND 3 & 4 menuju ke J & K nya FF b dan FF C
 Pada 5 pulsa awal counter dipasang HIGH, sehingga
perhitungan counter bergerak maju, tetapi pada 5
pulsa terakhir counter di pasang LOW, sehingga
perhitungan counter bergerak mundur.
7 6 synchronous(parallel) counters

7 6 synchronous(parallel) counters

  • 1.
  • 2.
     Fikri Salahudin21060113120092  C  C  C  C  C  C  C  C  C  C  C  C Anggota Kelompok
  • 3.
     Pendahuluan  RangkaianCounter  Asyncroun counter  7-6 Synchronous(Parallel) counterspengertian  synchroun counter  Propagation delay  Kelebihan syncron counter  7-7 Synchronous Down and UP/Down counters  Pengertian  Sistem Kerja Daftar isi
  • 4.
  • 5.
  • 6.
    Rangkaian Asyncrhon Asynchronous counter(ripple counter) merupakan counter yang masukan clock pemicunya tidak terhubung ke setiap flip-flop secara langsung. Clock pemicunya harus merambat melalui setiap flip-flop untuk mencapai masukan flip-flop yang berikutnya.
  • 7.
    Dikarenakan Asynchron mengharuskanuntuk merambat satu persatu setiap ff nya, hal ini menyebabkan Propagation Delay ( waktu yang diperlukan untuk merambatkan pulsa ) menjadi lebih lama
  • 8.
  • 9.
    Pengertian Untuk menghindari propagationdelay dari asynchron adalah dengan menggunakan synchronous counter Synchronous counter merupakan counter yang masukan clockpemicunya dihubungkan ke setiap flip- flop, sehingga setiap flip-flop akan beroperasi dengan masukan transisi clock yang sama. Pada synchronous counter harus dipastikan bahwa setiap flip-flop menahan transisi luarannya sampai tiba gilirannya. Dengan kata lain setiap flip flop secara bersamaan akan mendapatkan pulsa yang sama
  • 10.
  • 11.
     A >J & K nya FF A dibuat HIGH secara permanen sehingga akan toggle stiap NTG nya  B > A=1 > Output A dimasukkan ke J & K nya FF B
  • 12.
     C >A=B=1 > Menghubungkan logic sinyal AB ke input J & K nya FF C  D > A=B=C=1 > Menghubungkan logic sinyal ABC ke input J&K nya FF C
  • 13.
    Secara garis besar, FF akan high apabila FF sebelumnya high
  • 14.
    Propagation Delay  Propagationdelay = lamanya waktu yang diperlukan untuk merambatkan pulsa  Propagation delay pada syncronous counter lebih kecil daripada asyncron  Total Delay = FF 𝑡 𝑝𝑑+ AND gate 𝑡 𝑝𝑑  Total delay didapat dari delay di FF dan di AND gate
  • 15.
    Kelebihan Syncron Counter Bisa mengoperasikan frekuensi input yang lebih besar  Mudah didesain untuk keperluan aplikasi yang lebih kompleks  Memiliki kecepatan yang lebih baik dalam aplikasi counter atau rangkaian yang lebih besar
  • 16.
    7-7 Synchronous Down andUP/Down counters
  • 17.
    Pengertian Up/Down Counter adalahpengembangan dari synchronous counter yang menggabungkan fungsi up counter dan down counter dalam satu rangkaian dengan suatu kontrol untuk menentukan proses counting yang dilakukan. Dengan rangkaian up/down conter ini proses counting dalam suatu perjalanan counting dapat diubah secara langsung dari posisi data output terakhi akan dilakukan proses count up atau count down. Untuk membangun suatu Up/Down Counter diperlukan synchronous counter dan ditambah rangkaian kontrol Up atau Down proses yang akan dilakukan.
  • 18.
  • 19.
    Diasumsikan posisi high= count up dan low = count down  Saat Up/down diapasang high  AND gates 1 & 2 hidup  AND gates 3 & 4 mati  Hal ini menyebabkan output A dan B melewati gates AND 1 & 2 menuju ke J & K nya FF b dan FF C
  • 20.
     Saat Up/downdiapasang high  AND gates 3 & 4 hidup  AND gates 1 & 2 mati  Hal ini menyebabkan output A dan B melewati gates AND 3 & 4 menuju ke J & K nya FF b dan FF C
  • 21.
     Pada 5pulsa awal counter dipasang HIGH, sehingga perhitungan counter bergerak maju, tetapi pada 5 pulsa terakhir counter di pasang LOW, sehingga perhitungan counter bergerak mundur.