SlideShare a Scribd company logo
1 of 13
ABM(Analog Behavioral Modeling)
による遅延回路の表現
PSpiceのELAPLACE
1
LTspiceの等価回路モデル
Copyright(C) MARUTSU ELEC CO. LTD 2015
2015年1月15日
マルツエレック株式会社
2
回路解析シミュレーションをする場合、必要なデバイスのSPICEモデルを準備する
必要があります。
その際にモデリングをする必要があります。このモデリングは、モデルベース開発
には必須の技術であり、必要なデバイスについて等価回路化を行い、SPICEに実
装します。
モデリングは、素子レベルから回路レベルまで様々であり、デバイスモデリングの
手法で応用性があるのは、ABMを採用したモデリングです。これは、システムレベ
ルからブロックレベルまで再現でき、自由度の高いモデリングです。
ABMを理解することでモデルベース開発に必要なデバイスモデリング技術が
飛躍的に向上します。
今回のABMはELAPLACEを活用した遅延回路とLTspiceにて遅延回路を表現する
方法を学習します。
Copyright(C) MARUTSU ELEC CO. LTD 2015
3Copyright(C) MARUTSU ELEC CO. LTD 2015
ELAPLACEを活用した遅延回路の設定方法について
PSpice
4Copyright(C) MARUTSU ELEC CO. LTD 2015
ELAPLACEを活用した遅延回路の設定方法について
ELAPLACEを配置してプロパティを表示する。
PSpice
5Copyright(C) MARUTSU ELEC CO. LTD 2015
ELAPLACEを活用した遅延回路の設定方法について
XFORMを表示させる。デフォルト値は、1/sになっています。
PSpice
IN-
OUT+
OUT-
IN+
E1
V(%IN+, %IN-)
ELAPLACE
XFORM = 1/s
6Copyright(C) MARUTSU ELEC CO. LTD 2015
ELAPLACEを活用した遅延回路の設定方法について
XFORMにexp(-s*2u)を入力します。
exp(-s*2u)の2uの箇所に遅延させたい時間を入力します。
2uの場合は、2u[sec]です。
PSpice
IN-
OUT+
OUT-
IN+
E1
V(%IN+, %IN-)
ELAPLACE
XFORM = exp(-s*2u)
IN-
OUT+
OUT-
IN+
E1
V(%IN+, %IN-)
ELAPLACE
XFORM = 1/s
回路図
7
PSpice Copyright(C) MARUTSU ELEC CO. LTD 2015
IN-
OUT+
OUT-
IN+
E1
V(%IN+, %IN-)
ELAPLACE
XFORM = exp(-s*2u)
V1
TD = 0
TF = 10n
PW = 5u
PER = 11u
V1 = 0
TR = 10n
V2 = 3.3
R1
1k
00
00
V V
IN
OUT
シミュレーション結果
8PSpice Copyright(C) MARUTSU ELEC CO. LTD 2015
ネットリスト
9
PSpice Copyright(C) MARUTSU ELEC CO. LTD 2015
PSpiceのモデルをLTspiceに移植
10
LTspice
LTspiceの等価回路モデルを作成
Copyright(C) MARUTSU ELEC CO. LTD 2015
IN-
OUT+
OUT-
IN+
E1
V(%IN+, %IN-)
ELAPLACE
XFORM = exp(-s*2u)
PSpiceのモデルをLTspiceに移植
11
LTspice
LTspiceの等価回路図
Copyright(C) MARUTSU ELEC CO. LTD 2015
遅延の
記述方法
パルス入力の記述方法
PSpiceのモデルをLTspiceに移植
12
LTspice
LTspiceのシミュレーション結果
Copyright(C) MARUTSU ELEC CO. LTD 2015
IN
OUT
遅延時間
2u[sec]
PSpiceのモデルをLTspiceに移植
13
LTspice
LTspiceのネットリスト
Copyright(C) MARUTSU ELEC CO. LTD 2015

More Related Content

Similar to Abm(analog behavioral modeling)による遅延回路の表現 15 jan2014

Bee Style:vol.008
Bee Style:vol.008Bee Style:vol.008
Bee Style:vol.008spicepark
 
PSpiceの活用方法 (2005年)
PSpiceの活用方法 (2005年)PSpiceの活用方法 (2005年)
PSpiceの活用方法 (2005年)Tsuyoshi Horigome
 
トランジスタ技術 2011年7月号(137ページ)
トランジスタ技術 2011年7月号(137ページ)トランジスタ技術 2011年7月号(137ページ)
トランジスタ技術 2011年7月号(137ページ)Tsuyoshi Horigome
 
オープンソースを利用したモデル駆動トライアル
オープンソースを利用したモデル駆動トライアルオープンソースを利用したモデル駆動トライアル
オープンソースを利用したモデル駆動トライアルAkira Tanaka
 
Bee Style:vol.014
Bee Style:vol.014Bee Style:vol.014
Bee Style:vol.014spicepark
 
DSL駆動によるクラウド・アプリケーション開発
DSL駆動によるクラウド・アプリケーション開発DSL駆動によるクラウド・アプリケーション開発
DSL駆動によるクラウド・アプリケーション開発Tomoharu ASAMI
 
Bee Style:vol.004
Bee Style:vol.004Bee Style:vol.004
Bee Style:vol.004spicepark
 
Bee Style:vol.011
Bee Style:vol.011Bee Style:vol.011
Bee Style:vol.011spicepark
 
Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)
Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)
Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)Takeshi Fukuhara
 
(修正)機械学習デザインパターン(ML Design Patterns)の解説
(修正)機械学習デザインパターン(ML Design Patterns)の解説(修正)機械学習デザインパターン(ML Design Patterns)の解説
(修正)機械学習デザインパターン(ML Design Patterns)の解説Hironori Washizaki
 

Similar to Abm(analog behavioral modeling)による遅延回路の表現 15 jan2014 (20)

Abm(analog behavioral modeling)による加算回路の表現
Abm(analog behavioral modeling)による加算回路の表現Abm(analog behavioral modeling)による加算回路の表現
Abm(analog behavioral modeling)による加算回路の表現
 
Bee Style:vol.001
Bee Style:vol.001Bee Style:vol.001
Bee Style:vol.001
 
Bee Style:vol.041
Bee Style:vol.041Bee Style:vol.041
Bee Style:vol.041
 
Bee Style:vol.008
Bee Style:vol.008Bee Style:vol.008
Bee Style:vol.008
 
Bee Style:vol.026
Bee Style:vol.026Bee Style:vol.026
Bee Style:vol.026
 
PSpiceの活用方法 (2005年)
PSpiceの活用方法 (2005年)PSpiceの活用方法 (2005年)
PSpiceの活用方法 (2005年)
 
トランジスタ技術 2011年7月号(137ページ)
トランジスタ技術 2011年7月号(137ページ)トランジスタ技術 2011年7月号(137ページ)
トランジスタ技術 2011年7月号(137ページ)
 
Bee Style:vol.033
Bee Style:vol.033Bee Style:vol.033
Bee Style:vol.033
 
Bee Style:vol021
Bee Style:vol021Bee Style:vol021
Bee Style:vol021
 
オープンソースを利用したモデル駆動トライアル
オープンソースを利用したモデル駆動トライアルオープンソースを利用したモデル駆動トライアル
オープンソースを利用したモデル駆動トライアル
 
Bee Style:vol.014
Bee Style:vol.014Bee Style:vol.014
Bee Style:vol.014
 
Bee Style: vol.023
Bee Style: vol.023Bee Style: vol.023
Bee Style: vol.023
 
BeeStyle: vol.022
BeeStyle: vol.022BeeStyle: vol.022
BeeStyle: vol.022
 
DSL駆動によるクラウド・アプリケーション開発
DSL駆動によるクラウド・アプリケーション開発DSL駆動によるクラウド・アプリケーション開発
DSL駆動によるクラウド・アプリケーション開発
 
Bee Style:vol.004
Bee Style:vol.004Bee Style:vol.004
Bee Style:vol.004
 
Bee Style:vol.011
Bee Style:vol.011Bee Style:vol.011
Bee Style:vol.011
 
Bee Style:vol.042
Bee Style:vol.042Bee Style:vol.042
Bee Style:vol.042
 
組込みSW開発技術研究会キックオフミーティング
組込みSW開発技術研究会キックオフミーティング組込みSW開発技術研究会キックオフミーティング
組込みSW開発技術研究会キックオフミーティング
 
Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)
Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)
Part 3: サーバーレスとシステム間連携基盤 (製造リファレンス・アーキテクチャ勉強会)
 
(修正)機械学習デザインパターン(ML Design Patterns)の解説
(修正)機械学習デザインパターン(ML Design Patterns)の解説(修正)機械学習デザインパターン(ML Design Patterns)の解説
(修正)機械学習デザインパターン(ML Design Patterns)の解説
 

More from マルツエレック株式会社 marutsuelec

More from マルツエレック株式会社 marutsuelec (20)

LV3-PE 取扱説明書 第1.0版
LV3-PE 取扱説明書 第1.0版LV3-PE 取扱説明書 第1.0版
LV3-PE 取扱説明書 第1.0版
 
電通大セミナー 回路シミュレータの活用方法
電通大セミナー 回路シミュレータの活用方法電通大セミナー 回路シミュレータの活用方法
電通大セミナー 回路シミュレータの活用方法
 
アナログシンセサイザー製作事例
アナログシンセサイザー製作事例アナログシンセサイザー製作事例
アナログシンセサイザー製作事例
 
アナログシンセサイザーモジュール製品
アナログシンセサイザーモジュール製品アナログシンセサイザーモジュール製品
アナログシンセサイザーモジュール製品
 
アナログシンセサイザーの全体像(マルツエレック)
アナログシンセサイザーの全体像(マルツエレック)アナログシンセサイザーの全体像(マルツエレック)
アナログシンセサイザーの全体像(マルツエレック)
 
お薦め raspberry pi 用アクセサリ
お薦め raspberry pi 用アクセサリお薦め raspberry pi 用アクセサリ
お薦め raspberry pi 用アクセサリ
 
RASPBIAN JESSIE WITH PIXEL
RASPBIAN JESSIE WITH PIXELRASPBIAN JESSIE WITH PIXEL
RASPBIAN JESSIE WITH PIXEL
 
Maruduino UNO R3
Maruduino UNO R3Maruduino UNO R3
Maruduino UNO R3
 
2INPUT OR GATEの等価回路モデル
2INPUT OR GATEの等価回路モデル2INPUT OR GATEの等価回路モデル
2INPUT OR GATEの等価回路モデル
 
2INPUT COMPARATORの等価回路モデル
2INPUT COMPARATORの等価回路モデル2INPUT COMPARATORの等価回路モデル
2INPUT COMPARATORの等価回路モデル
 
Delayの等価回路モデル
Delayの等価回路モデルDelayの等価回路モデル
Delayの等価回路モデル
 
Output Driveの等価回路モデル
Output Driveの等価回路モデルOutput Driveの等価回路モデル
Output Driveの等価回路モデル
 
HYSTERESIS COMPARATORの等価回路モデル
HYSTERESIS  COMPARATORの等価回路モデルHYSTERESIS  COMPARATORの等価回路モデル
HYSTERESIS COMPARATORの等価回路モデル
 
SRQ Flip Flopの等価回路モデル
SRQ Flip Flopの等価回路モデルSRQ Flip Flopの等価回路モデル
SRQ Flip Flopの等価回路モデル
 
Rsqb flip flopの等価回路モデル
Rsqb flip flopの等価回路モデルRsqb flip flopの等価回路モデル
Rsqb flip flopの等価回路モデル
 
RSQB Flip Flopの等価回路モデル
RSQB Flip Flopの等価回路モデルRSQB Flip Flopの等価回路モデル
RSQB Flip Flopの等価回路モデル
 
Oscillatorの等価回路モデル
Oscillatorの等価回路モデルOscillatorの等価回路モデル
Oscillatorの等価回路モデル
 
REFERENCEの等価回路モデル
REFERENCEの等価回路モデルREFERENCEの等価回路モデル
REFERENCEの等価回路モデル
 
OVPの等価回路モデル
OVPの等価回路モデルOVPの等価回路モデル
OVPの等価回路モデル
 
LTspiceを活用したULVOの等価回路モデルの作成方法
LTspiceを活用したULVOの等価回路モデルの作成方法LTspiceを活用したULVOの等価回路モデルの作成方法
LTspiceを活用したULVOの等価回路モデルの作成方法
 

Abm(analog behavioral modeling)による遅延回路の表現 15 jan2014