SlideShare a Scribd company logo
Rosyam
Aditya
21066034
Praktikum
Sistem
Digital Lanjut
FPGA (Field
Programmab
le Gate
Array)
Konsep FPGA
FPGA (Field Programable Gate Array), Programmable artinya bahwa piranti ini bisa
kita program sesuai dengan rancangan IC yang akan kita buat. Gate array artinya
deretan gerbang.
Jadi, FPGA adalah gerbang gerbang digital dimana interkoneksi antar masing
masing gerbang tersebut dapat dikonfigurasi antara satu sama lainnya, dan dapat
dirancang sesuai dengan keinginan dan kebutuhan user atau pemakai tanpa
melalui tahap burn.
Gambar FPGA
Penggunaan dari FPGA
1. ASIC & Costum Silikon (yang ada pada trafo)
2. DSP (Digital Signal Processing) ( Microprocesor)
3. Embeded Mikrokontroller
4. Fisical Layer Communication (protocol/NIC), GLU antara layer
fisik dan protocol (menjembatani antara fisical layer dan fisical
protocol )
5. Record Configurable Computing
Sifat Maupun Kelebihan dari FPGA
1. Dapat diprogram berkali kali (record)
2. Dapat didownload dlm rogram berkali kali
3. Bersifat volatile (tergantung catu daya)
4. Hampir semua rangkaian terimplementasi dalam chip
Istilah – Istilah dalam FPGA
A. Antifuse
Adalah lawan dari fuse, fuse itu sendiri
adalah sekering yaitu alat yang digunakan
sebagai pengaman dalam suatu
rangkaian listrik apabila terjadi kelebihan
muatan listrik atau suatu hubungan arus
pendek.
B. Fine, Medium, Coarse Grained
1. Fine Grained
Adalah arsitektur FPGA pada suatu sistem yang memiliki komponen yang
kecil.
2. Medium Grained
Adalah arsitektur FPGA pada suatu sistem yang memiliki komponen yang
sedang.
3. Coarse Grained
Adalah arsitektur FPGA pada suatu sistem yang memiliki komponen yang
besar.
C. MUX dan LUT
• MUX adalah Perangkat digital yang memilih 1 sinyal input
dari beberapa sinyal input dan memasukkanya ke dalam
sebuah saluran.
• LUT adalah RAM yang berkapasitas kecil yang berperan
mengimplementasikan logika.
D. CLB, LAB, dan Slice
• CLB adalah Komponen yang berfungsi memproses rangkaian
logika yang dibuat oleh user.
• LAB adalah istilah lain dari CLB atau kumpulan dari CLB.
• Slice adalah komponen utama yang digunakan pada FPGA yang
terdiri atas CLB.
E. Fast Carry Chains
Tipe jalur interkoneksi yang berfungsi
dalam pembuatan fungsi fungsi logika
agar dapat brjalan efisien.
F. Processor Core
Otak dari sebuah processor dan pusat
pengendali komputeryang berfungsi
untuk melakukan perhitungan dan
menjalankan tugas.
G. General Purpose I/O
Pin generic pada chip yang perilakunya
dapat dikontrol atau diprogram melaui
perangkat lunak.
H. hard, Soft, Firm IP
• Hard IP, adalah perwujudan fisik dari design IP .Hard IP merupakan
aplikasi terbaik untuk plug n play.
• Soft IP, adalah implementasi processor dalam sebuah bahasa HDL (Hard
Description Languange) tanpa optimasi yang luas untuk arsitektur tujuan.
• Firm IP, adalah implementasi HDL namun sudah dioptimalkan untuk
sebuah arsitektur FPGA tujuan.
I. System Gate
Sebuah 4 masukan yang dapat digunakan untuk mempresentasikan
antara 1 sampai lebih dari 20 gerbang logika yang mempunyai 2
masukan.
J. Clocking
Sebuah clock pada FPGA yang biasanya dibuat serempak . Artinya
bahwa setiap detak yang dihasilkan dalam sebuah FPGA terjadi
serentak akan mempengaruhi semua kondisi yang ada.
TERIMA KASIH

More Related Content

Similar to Presentasi FPGA Rosyam Aditya 21066034.pptx

17. Bab XI PLA PLD.pptx
17. Bab XI PLA PLD.pptx17. Bab XI PLA PLD.pptx
17. Bab XI PLA PLD.pptx
emfasa1
 
Komputer terapan
Komputer terapanKomputer terapan
Komputer terapan
Cici Srianita
 
Tik bab 6
Tik bab 6Tik bab 6
Tik bab 6
DevinaClarissa
 
Perangkat keras internet
Perangkat keras internetPerangkat keras internet
Perangkat keras internetSyahroni M.Y.
 
Tugas presentasi mulok
Tugas presentasi mulokTugas presentasi mulok
Tugas presentasi mulok
Selvy_Nurkhayati
 
Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...
Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...
Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...
Asep Jaenudin
 
Nota CPU
Nota CPUNota CPU
Nota CPU
Azizol Duralim
 
MICRO CODE -
MICRO CODE -MICRO CODE -
MICRO CODE -
KEN KEN
 
PLC (Introduksi).ppt
PLC (Introduksi).pptPLC (Introduksi).ppt
PLC (Introduksi).ppt
agungdal
 
TIK Kelas 9 bab 6
TIK Kelas 9 bab 6TIK Kelas 9 bab 6
TIK Kelas 9 bab 6
Rismayu36
 
MS. POWER POINT 2007 BAB 6
MS. POWER POINT 2007 BAB 6MS. POWER POINT 2007 BAB 6
MS. POWER POINT 2007 BAB 6
athaya azalia
 
TIK BAB 6 KELAS 9
TIK BAB 6 KELAS 9TIK BAB 6 KELAS 9
TIK BAB 6 KELAS 9
SINTYA NABILA
 
Laporan Joystick
Laporan JoystickLaporan Joystick
Laporan Joystick
Dori Pradito
 
Modul jarkom 2011
Modul jarkom 2011Modul jarkom 2011
Modul jarkom 2011Vivi Utami
 
Protokol komunikasi komputer terapan jaringan
Protokol komunikasi komputer terapan jaringanProtokol komunikasi komputer terapan jaringan
Protokol komunikasi komputer terapan jaringan
Adam Ginanjar
 
Arsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPUArsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPU
Ramandha Auryl
 
Arsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPUArsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPU
Ramandha Auryl
 
memori i o monitor n perangkat lain
memori i o monitor n perangkat lainmemori i o monitor n perangkat lain
memori i o monitor n perangkat lainIwank Odarlean
 

Similar to Presentasi FPGA Rosyam Aditya 21066034.pptx (20)

17. Bab XI PLA PLD.pptx
17. Bab XI PLA PLD.pptx17. Bab XI PLA PLD.pptx
17. Bab XI PLA PLD.pptx
 
Komputer terapan
Komputer terapanKomputer terapan
Komputer terapan
 
Pertemuan 10
Pertemuan 10Pertemuan 10
Pertemuan 10
 
Tik bab 6
Tik bab 6Tik bab 6
Tik bab 6
 
Perangkat keras internet
Perangkat keras internetPerangkat keras internet
Perangkat keras internet
 
Tugas presentasi mulok
Tugas presentasi mulokTugas presentasi mulok
Tugas presentasi mulok
 
Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...
Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...
Analisis Jurnal Ilmiah - Presentasi tugas mandiri arsitektur dan organisasi k...
 
Nota CPU
Nota CPUNota CPU
Nota CPU
 
MICRO CODE -
MICRO CODE -MICRO CODE -
MICRO CODE -
 
PLC (Introduksi).ppt
PLC (Introduksi).pptPLC (Introduksi).ppt
PLC (Introduksi).ppt
 
TIK Kelas 9 bab 6
TIK Kelas 9 bab 6TIK Kelas 9 bab 6
TIK Kelas 9 bab 6
 
Bab i. jaringan peer to peer
Bab i. jaringan peer to peerBab i. jaringan peer to peer
Bab i. jaringan peer to peer
 
MS. POWER POINT 2007 BAB 6
MS. POWER POINT 2007 BAB 6MS. POWER POINT 2007 BAB 6
MS. POWER POINT 2007 BAB 6
 
TIK BAB 6 KELAS 9
TIK BAB 6 KELAS 9TIK BAB 6 KELAS 9
TIK BAB 6 KELAS 9
 
Laporan Joystick
Laporan JoystickLaporan Joystick
Laporan Joystick
 
Modul jarkom 2011
Modul jarkom 2011Modul jarkom 2011
Modul jarkom 2011
 
Protokol komunikasi komputer terapan jaringan
Protokol komunikasi komputer terapan jaringanProtokol komunikasi komputer terapan jaringan
Protokol komunikasi komputer terapan jaringan
 
Arsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPUArsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPU
 
Arsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPUArsitektur Set Instruksi dan CPU
Arsitektur Set Instruksi dan CPU
 
memori i o monitor n perangkat lain
memori i o monitor n perangkat lainmemori i o monitor n perangkat lain
memori i o monitor n perangkat lain
 

Presentasi FPGA Rosyam Aditya 21066034.pptx

  • 2. Konsep FPGA FPGA (Field Programable Gate Array), Programmable artinya bahwa piranti ini bisa kita program sesuai dengan rancangan IC yang akan kita buat. Gate array artinya deretan gerbang. Jadi, FPGA adalah gerbang gerbang digital dimana interkoneksi antar masing masing gerbang tersebut dapat dikonfigurasi antara satu sama lainnya, dan dapat dirancang sesuai dengan keinginan dan kebutuhan user atau pemakai tanpa melalui tahap burn.
  • 4. Penggunaan dari FPGA 1. ASIC & Costum Silikon (yang ada pada trafo) 2. DSP (Digital Signal Processing) ( Microprocesor) 3. Embeded Mikrokontroller 4. Fisical Layer Communication (protocol/NIC), GLU antara layer fisik dan protocol (menjembatani antara fisical layer dan fisical protocol ) 5. Record Configurable Computing
  • 5. Sifat Maupun Kelebihan dari FPGA 1. Dapat diprogram berkali kali (record) 2. Dapat didownload dlm rogram berkali kali 3. Bersifat volatile (tergantung catu daya) 4. Hampir semua rangkaian terimplementasi dalam chip
  • 6. Istilah – Istilah dalam FPGA A. Antifuse Adalah lawan dari fuse, fuse itu sendiri adalah sekering yaitu alat yang digunakan sebagai pengaman dalam suatu rangkaian listrik apabila terjadi kelebihan muatan listrik atau suatu hubungan arus pendek.
  • 7. B. Fine, Medium, Coarse Grained 1. Fine Grained Adalah arsitektur FPGA pada suatu sistem yang memiliki komponen yang kecil. 2. Medium Grained Adalah arsitektur FPGA pada suatu sistem yang memiliki komponen yang sedang. 3. Coarse Grained Adalah arsitektur FPGA pada suatu sistem yang memiliki komponen yang besar.
  • 8. C. MUX dan LUT • MUX adalah Perangkat digital yang memilih 1 sinyal input dari beberapa sinyal input dan memasukkanya ke dalam sebuah saluran. • LUT adalah RAM yang berkapasitas kecil yang berperan mengimplementasikan logika.
  • 9. D. CLB, LAB, dan Slice • CLB adalah Komponen yang berfungsi memproses rangkaian logika yang dibuat oleh user. • LAB adalah istilah lain dari CLB atau kumpulan dari CLB. • Slice adalah komponen utama yang digunakan pada FPGA yang terdiri atas CLB.
  • 10. E. Fast Carry Chains Tipe jalur interkoneksi yang berfungsi dalam pembuatan fungsi fungsi logika agar dapat brjalan efisien. F. Processor Core Otak dari sebuah processor dan pusat pengendali komputeryang berfungsi untuk melakukan perhitungan dan menjalankan tugas.
  • 11. G. General Purpose I/O Pin generic pada chip yang perilakunya dapat dikontrol atau diprogram melaui perangkat lunak. H. hard, Soft, Firm IP • Hard IP, adalah perwujudan fisik dari design IP .Hard IP merupakan aplikasi terbaik untuk plug n play. • Soft IP, adalah implementasi processor dalam sebuah bahasa HDL (Hard Description Languange) tanpa optimasi yang luas untuk arsitektur tujuan. • Firm IP, adalah implementasi HDL namun sudah dioptimalkan untuk sebuah arsitektur FPGA tujuan.
  • 12. I. System Gate Sebuah 4 masukan yang dapat digunakan untuk mempresentasikan antara 1 sampai lebih dari 20 gerbang logika yang mempunyai 2 masukan. J. Clocking Sebuah clock pada FPGA yang biasanya dibuat serempak . Artinya bahwa setiap detak yang dihasilkan dalam sebuah FPGA terjadi serentak akan mempengaruhi semua kondisi yang ada.