SlideShare a Scribd company logo
1 of 23
Download to read offline
PROYECTOS
SISTEMAS DIGITALES 1
(MSS)
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que encuentra el valor mínimo de 3 números BCD ingresador por un unico puerto. Ejemplo: 9-1-7 (Min = 1); 0-2-1 (Min =
0).
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán usados para determinar
el número más pequeño ingresado.
• Dígito: entrada de 4 bits que permite el ingreso de los números BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se almacene el número ingresado por el puerto “Dígito”.
• Mínimo: Salida de 4 bits que muestra en BCD el valor del mínimo número ingresado.
• Fin: señal de salida que indica que el sistema digital ya ha finalizado la búsqueda del valor más pequeño ingresado. Para volver a utilizar el sistema digital, es
necesario volver a presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALOR MÍNIMO DE 3 NÚMEROS
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• https://www.overleaf.com/latex/templates/pseudocode-algorithmtemplate/zrqcdnkhqvgb
• Github por Quezada:
• https://github.com/cemaquez/ProyectoDigitales
• Video del proyecto por Quezada:
• https://www.youtube.com/watch?v=xGNLM9sFwyA vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que encuentra el valor máximo de 3 números BCD ingresador por un unico puerto. Ejemplo: 9-1-7 (Max = 9); 0-2-1 (Max =
2).
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán usados para determinar
el número más grande ingresado.
• Dígito: entrada de 4 bits que permite el ingreso de los números BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se almacene el número ingresado por el puerto “Dígito”.
• Máximo: Salida de 4 bits que muestra en BCD el valor del máximo número ingresado.
• Fin: señal de salida que indica que el sistema digital ya ha finalizado la búsqueda del valor más grande ingresado. Para volver a utilizar el sistema digital, es
necesario volver a presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALOR MÁXIMO DE 3 NÚMEROS
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por Avilés:
• https://github.com/mel1221a/PROYECTO-SD
• Video del proyecto por Avilés:
• https://www.youtube.com/watch?v=jci3zNgFO0c
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que encuentra el valor promedio (entero) de 4 números BCD ingresador por un unico puerto. Ejemplo: 1-2-3-4 (Mean =
2); 7-2-5-1 (Mean = 3).
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán usados para determinar
el valor promedio.
• Dígito: entrada de 4 bits que permite el ingreso de los números BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se almacene el número ingresado por el puerto “Dígito”.
• Promedio: Salida de 4 bits que muestra en BCD el valor entero del promedio calculado.
• Fin: señal de salida que indica que el sistema digital ya ha finalizado de calcular el valor promedio de los 4 números ingresados. Para volver a utilizar el sistema
digital, es necesario volver a presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALOR PROMEDIO DE 4 NÚMEROS
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por Llaguno:
• https://github.com/allaguno29/ProyectoSDY
• Video del proyecto por Llaguno:
• https://youtu.be/iIUAM5jyWIk
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que se comporta como un contador ascendente de 0 a 15. La salida se presenta de forma binaria (considere la cantidad
de bits que crea necesario) en código GRAY.
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el contador empiece a trabajar.
• Fin: señal de salida que indica que el contador ha llegado a su valor máximo. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el
botón “start”.
• Salida_Bin: señal binaria que refleja el valor actual del contador.
• Salida_GRAY: señal binaria que refleja el valor actual del contador en código GRAY.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
CONTADOR UP EN GRAY
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por Mite:
• https://github.com/giomite/ContadorPr
• Video del proyecto por Mite:
• https://www.youtube.com/watch?v=3vPGToW8GHQ&feature=youtu.be
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que se comporta como un contador descendente de 0 a 15. La salida se presenta en código BCD.
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el contador empiece a trabajar.
• Fin: señal de salida que indica que el contador ha llegado a su valor máximo. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el
botón “start”.
• Salida_Bin: señal binaria que refleja el valor actual del contador.
• Salida_BCD: señal binaria que refleja el valor actual del contador en BCD.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
CONTADOR DOWN EN BCD
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por García:
• https://github.com/Antonella-garcia/proyecto_SD1
• Video del proyecto por García:
• https://www.youtube.com/watch?v=YCn47A3mCiE
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que valida el ingreso de una clave de 3 dígitos BCD. La salida OK solo se activara cuando la clave ingresada sea la correcta.
Además, considere que la clave es fija “123”.
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a validar los siguientes tres dígitos ingresados.
• Dígito: entrada de 4 bits que permite el ingreso de los dígitos de la clave en BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se valide el dígito ingresado en ese instante.
• OK: señal de salida que indica que la clave ingresada es correcta.
• Fin: señal de salida que indica que el validador de clave ha culminado de validar una clave de 3 dígitos. Para volver a utilizar el sistema digital, es necesario volver a
presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALIDADOR DE CLAVE DE 3 DIGITOS
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por Chávez:
• https://github.com/yorlandochavez95/Proyecto
• Video del proyecto por Chávez:
• https://www.youtube.com/watch?v=ckWJqDTWOak
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que realiza la suma de tres números BCD ingresados por un único puerto de entrada.
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a validar los siguientes tres dígitos ingresados.
• Dígito: entrada de 4 bits que permite el ingreso de los dígitos de la clave en BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se valide el dígito ingresado en ese instante.
• OK: señal de salida que indica que la clave ingresada es correcta.
• Fin: señal de salida que indica que el validador de clave ha culminado de validar una clave de 3 dígitos. Para volver a utilizar el sistema digital, es necesario volver a
presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
SUMADOR DE 3 NUMEROS BCD
vasanza
• Diagrama de bloques:
• Github por López:
• https://github.com/lopez70-lab/proyecto4
• Video del proyecto por López:
• https://www.youtube.com/watch?v=gz6Nu6HSkkg
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que valida el orden ascendente de 3 números BCD ingresador por un unico puerto. Ejemplo: 4-8-9 (Si Cumple); 4-6-2 (No
Cumple).
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán validados.
• Dígito: entrada de 4 bits que permite el ingreso de los números BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se almacene el numero ingresado por el puerto “Dígito”.
• Validación: Salida de un bit que si es ‘1’ indica que la secuencia ingresada si cumple el orden ascendente y si es ‘0’ no cumple.
• Fin: señal de salida que indica que el sistema digital ya ha finalizado de validar los 3 números ingresados. Para volver a utilizar el sistema digital, es necesario
volver a presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALIDADOR DE 3 NÚMEROS ASCENDENTES
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por Pérez:
• https://github.com/MiguelAngelPerezGuerra/BCDascendente_ProyectoN5
• Video del proyecto por Pérez:
• https://www.youtube.com/watch?v=qrIhoM1Gin0
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que valida el orden descendente de 3 números BCD ingresador por un unico puerto. Ejemplo: 4-8-9 (No Cumple); 7-6-2 (Si
Cumple).
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán validados.
• Dígito: entrada de 4 bits que permite el ingreso de los números BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se almacene el numero ingresado por el puerto “Dígito”.
• Validación: Salida de un bit que si es ‘1’ indica que la secuencia ingresada si cumple el orden descendente y si es ‘0’ no cumple.
• Fin: señal de salida que indica que el sistema digital ya ha finalizado de validar los 3 números ingresados. Para volver a utilizar el sistema digital, es necesario
volver a presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALIDADOR DE 3 NÚMEROS DESCENDENTE
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
• Github por Macías:
• https://github.com/irvmgarz/Proyecto9IrvingMacias
• Video del proyecto por Macías:
• https://www.youtube.com/watch?v=VVyoddrt6lo
vasanza
• ESPECIFICACIONES:
• Se desea implementar una Sistema Digital que valida la pertenencia a los multiplos de base 2 (en orden incremental) de 3 números BCD ingresador por un unico
puerto. Ejemplo: 1-2-4 (Si Cumple); 1-4-8 (No Cumple).
• Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores,
Decodificadores, Sumadores, Comparadores.
• Se recomienda también programar en VHDL las puertas lógicas básicas que utilice.
• SEÑALES:
• Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán validados.
• Dígito: entrada de 4 bits que permite el ingreso de los números BCD.
• Enter: señal de entrada que luego de presionar y soltar hace que se almacene el numero ingresado por el puerto “Dígito”.
• Validación: Salida de un bit que si es ‘1’ indica que la secuencia ingresada si cumple el orden incremental de múltiplos de base 2 y si es ‘0’ no cumple.
• Fin: señal de salida que indica que el sistema digital ya ha finalizado de validar los 3 números ingresados. Para volver a utilizar el sistema digital, es necesario
volver a presionar y soltar el botón “start”.
• INFORMACIÓN ADICIONAL:
• Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia)
• Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad)
• REPOSITORIO CON CÓDIGOS VHDL:
• https://github.com/vasanza/MSI-VHDL
VALIDADOR DE 3 NÚMEROS MULTIPLOS DE BASE 2
vasanza
• Diagrama de bloques:
• Algoritmo de la MSS:
vasanza
• BDF:
vasanza
• MSS:
vasanza

More Related Content

What's hot

⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)Victor Asanza
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...Victor Asanza
 
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)Victor Asanza
 
Compare capture pwm mode 5
Compare capture pwm mode 5Compare capture pwm mode 5
Compare capture pwm mode 5georgemanson69
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...Victor Asanza
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...Victor Asanza
 
Herramientas de monitoreo
Herramientas de monitoreoHerramientas de monitoreo
Herramientas de monitoreoTensor
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...Victor Asanza
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...Victor Asanza
 

What's hot (20)

⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, CAPÍTULO 2
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, EXAMEN A RESUELTA 2do PARCIAL (2019 1er T...
 
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2020 PAO 1)
 
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 2, 2do Parcial (2021PAO2) C6
 
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN DESARROLLO DE PROTOTIPOS ELECTRONICOS, 1er Parcial (202...
 
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)
 
Proyecto1
Proyecto1Proyecto1
Proyecto1
 
Usart 3
Usart 3Usart 3
Usart 3
 
Compare capture pwm mode 5
Compare capture pwm mode 5Compare capture pwm mode 5
Compare capture pwm mode 5
 
Mm card 7
Mm card 7Mm card 7
Mm card 7
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN C RESUELTA 1er PARCIAL (2019 2do ...
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN A RESUELTA 1er PARCIAL (2019 2do ...
 
Adc y usart pic16 f887
Adc y usart pic16 f887Adc y usart pic16 f887
Adc y usart pic16 f887
 
Proyecto3
Proyecto3Proyecto3
Proyecto3
 
Herramientas de monitoreo
Herramientas de monitoreoHerramientas de monitoreo
Herramientas de monitoreo
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN B RESUELTA 1er PARCIAL (2019 2do ...
 
Timers 2
Timers 2Timers 2
Timers 2
 
Comunicaciones serialesc#2010 ccs
Comunicaciones serialesc#2010 ccsComunicaciones serialesc#2010 ccs
Comunicaciones serialesc#2010 ccs
 
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...
⭐⭐⭐⭐⭐ DISEÑO DE SISTEMAS DIGITALES, LECCIÓN D RESUELTA 1er PARCIAL (2019 2do ...
 

Similar to ⭐⭐⭐⭐⭐ SISTEMAS DIGITALES 1, PROYECTOS PROPUESTOS (2021 PAE)

Introducción a Arduino
Introducción a ArduinoIntroducción a Arduino
Introducción a ArduinoJosué Herrera
 
Sistemas combinacionales introducción a los Codificadores y decodificadores
Sistemas combinacionales  introducción a los Codificadores y decodificadoresSistemas combinacionales  introducción a los Codificadores y decodificadores
Sistemas combinacionales introducción a los Codificadores y decodificadoresIsrael Magaña
 
47835801 curso-plc-omron
47835801 curso-plc-omron47835801 curso-plc-omron
47835801 curso-plc-omronMoi Torres
 
APRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdfAPRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdfJavierCastilloPrez
 
APRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdfAPRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdfJavierCastilloPrez
 
Proyecto1 operar y diferenciar un equipo de computo
Proyecto1 operar y diferenciar un equipo de computoProyecto1 operar y diferenciar un equipo de computo
Proyecto1 operar y diferenciar un equipo de computovianney99
 
Procesadores de 32 y 64 bits
Procesadores de 32 y 64 bitsProcesadores de 32 y 64 bits
Procesadores de 32 y 64 bitssdarwin1995
 
Dispositivos de io
Dispositivos de ioDispositivos de io
Dispositivos de ioIsabel
 
Informatica respaldo
Informatica respaldoInformatica respaldo
Informatica respaldoRul Castro
 
Laboratorio 02 redes
Laboratorio 02 redesLaboratorio 02 redes
Laboratorio 02 redesstriken00
 
trabajo de sistemas operativos
trabajo de sistemas operativostrabajo de sistemas operativos
trabajo de sistemas operativosBrayancito95
 
Introduccion micro´s
Introduccion micro´sIntroduccion micro´s
Introduccion micro´sGerson Climas
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesJonathan P C
 

Similar to ⭐⭐⭐⭐⭐ SISTEMAS DIGITALES 1, PROYECTOS PROPUESTOS (2021 PAE) (20)

Introducción a Arduino
Introducción a ArduinoIntroducción a Arduino
Introducción a Arduino
 
Sistemas combinacionales introducción a los Codificadores y decodificadores
Sistemas combinacionales  introducción a los Codificadores y decodificadoresSistemas combinacionales  introducción a los Codificadores y decodificadores
Sistemas combinacionales introducción a los Codificadores y decodificadores
 
47835801 curso-plc-omron
47835801 curso-plc-omron47835801 curso-plc-omron
47835801 curso-plc-omron
 
APRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdfAPRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdf
 
APRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdfAPRENDER-M_22965542_1641718269400.pdf
APRENDER-M_22965542_1641718269400.pdf
 
Omron01
Omron01Omron01
Omron01
 
Proyecto1 operar y diferenciar un equipo de computo
Proyecto1 operar y diferenciar un equipo de computoProyecto1 operar y diferenciar un equipo de computo
Proyecto1 operar y diferenciar un equipo de computo
 
Procesadores de 32 y 64 bits
Procesadores de 32 y 64 bitsProcesadores de 32 y 64 bits
Procesadores de 32 y 64 bits
 
Informatica romero
Informatica romeroInformatica romero
Informatica romero
 
Curso cx programer
Curso cx programerCurso cx programer
Curso cx programer
 
Dispositivos de io
Dispositivos de ioDispositivos de io
Dispositivos de io
 
Informatica respaldo
Informatica respaldoInformatica respaldo
Informatica respaldo
 
Laboratorio 02 redes
Laboratorio 02 redesLaboratorio 02 redes
Laboratorio 02 redes
 
lcd
 lcd  lcd
lcd
 
trabajo de sistemas operativos
trabajo de sistemas operativostrabajo de sistemas operativos
trabajo de sistemas operativos
 
Introduccion micro´s
Introduccion micro´sIntroduccion micro´s
Introduccion micro´s
 
Arduino uno
Arduino unoArduino uno
Arduino uno
 
Tp nº4
Tp nº4Tp nº4
Tp nº4
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Tarjeta Madre
Tarjeta MadreTarjeta Madre
Tarjeta Madre
 

More from Victor Asanza

⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...
⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...
⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)Victor Asanza
 
⭐⭐⭐⭐⭐ CV Victor Asanza
⭐⭐⭐⭐⭐ CV Victor Asanza⭐⭐⭐⭐⭐ CV Victor Asanza
⭐⭐⭐⭐⭐ CV Victor AsanzaVictor Asanza
 
⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms
⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms
⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning AlgorithmsVictor Asanza
 
⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction
⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction
⭐⭐⭐⭐⭐ Learning-based Energy Consumption PredictionVictor Asanza
 
⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...
⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...
⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...Victor Asanza
 
⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...
⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...
⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)Victor Asanza
 
⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB
⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB ⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB
⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB Victor Asanza
 
⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...
⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...
⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...Victor Asanza
 
⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...
⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...
⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...Victor Asanza
 
⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...
⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...
⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...Victor Asanza
 
⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station
⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station
⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring StationVictor Asanza
 
⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi
⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi
⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry PiVictor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)Victor Asanza
 
⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...
⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...
⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...Victor Asanza
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)Victor Asanza
 
⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...
⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...
⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...Victor Asanza
 

More from Victor Asanza (20)

⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...
⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...
⭐⭐⭐⭐⭐ Device Free Indoor Localization in the 28 GHz band based on machine lea...
 
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)
⭐⭐⭐⭐⭐ SOLUCIÓN EXAMEN SISTEMAS DIGITALES 2, 1er Parcial (2022PAO2)
 
⭐⭐⭐⭐⭐ CV Victor Asanza
⭐⭐⭐⭐⭐ CV Victor Asanza⭐⭐⭐⭐⭐ CV Victor Asanza
⭐⭐⭐⭐⭐ CV Victor Asanza
 
⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms
⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms
⭐⭐⭐⭐⭐ Trilateration-based Indoor Location using Supervised Learning Algorithms
 
⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction
⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction
⭐⭐⭐⭐⭐ Learning-based Energy Consumption Prediction
 
⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...
⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...
⭐⭐⭐⭐⭐ Raspberry Pi-based IoT for Shrimp Farms Real-time Remote Monitoring wit...
 
⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...
⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...
⭐⭐⭐⭐⭐Classification of Subjects with Parkinson's Disease using Finger Tapping...
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 1er Parcial (2022 PAO1)
 
⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB
⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB ⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB
⭐⭐⭐⭐⭐ CHARLA #PUCESE Arduino Week: Hardware de Código Abierto TSC-LAB
 
⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...
⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...
⭐⭐⭐⭐⭐ #BCI System using a Novel Processing Technique Based on Electrodes Sele...
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2...
 
⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...
⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...
⭐⭐⭐⭐⭐ Performance Comparison of Database Server based on #SoC #FPGA and #ARM ...
 
⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...
⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...
⭐⭐⭐⭐⭐ Charla FIEC: #SSVEP_EEG Signal Classification based on #Emotiv EPOC #BC...
 
⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station
⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station
⭐⭐⭐⭐⭐ #FPGA Based Meteorological Monitoring Station
 
⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi
⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi
⭐⭐⭐⭐⭐ SSVEP-EEG Signal Classification based on Emotiv EPOC BCI and Raspberry Pi
 
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do ...
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAO1)
 
⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...
⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...
⭐⭐⭐⭐⭐ Localización en ambiente de interiores basado en Machine Learning con r...
 
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)
 
⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...
⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...
⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on O...
 

Recently uploaded

6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primariaWilian24
 
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESOPrueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESOluismii249
 
LA JUNGLA DE COLORES.pptx Cuento de animales
LA JUNGLA DE COLORES.pptx  Cuento de animalesLA JUNGLA DE COLORES.pptx  Cuento de animales
LA JUNGLA DE COLORES.pptx Cuento de animalesanllamas
 
Educacion Basada en Evidencias SM5 Ccesa007.pdf
Educacion Basada en Evidencias  SM5  Ccesa007.pdfEducacion Basada en Evidencias  SM5  Ccesa007.pdf
Educacion Basada en Evidencias SM5 Ccesa007.pdfDemetrio Ccesa Rayme
 
Tema 17. Biología de los microorganismos 2024
Tema 17. Biología de los microorganismos 2024Tema 17. Biología de los microorganismos 2024
Tema 17. Biología de los microorganismos 2024IES Vicent Andres Estelles
 
La Sostenibilidad Corporativa. Administración Ambiental
La Sostenibilidad Corporativa. Administración AmbientalLa Sostenibilidad Corporativa. Administración Ambiental
La Sostenibilidad Corporativa. Administración AmbientalJonathanCovena1
 
ACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLA
ACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLAACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLA
ACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLAJAVIER SOLIS NOYOLA
 
Actividades para el 11 de Mayo día del himno.docx
Actividades para el 11 de Mayo día del himno.docxActividades para el 11 de Mayo día del himno.docx
Actividades para el 11 de Mayo día del himno.docxpaogar2178
 
prostitución en España: una mirada integral!
prostitución en España: una mirada integral!prostitución en España: una mirada integral!
prostitución en España: una mirada integral!CatalinaAlfaroChryso
 
AEC2. Egipto Antiguo. Adivina, Adivinanza.pptx
AEC2. Egipto Antiguo. Adivina, Adivinanza.pptxAEC2. Egipto Antiguo. Adivina, Adivinanza.pptx
AEC2. Egipto Antiguo. Adivina, Adivinanza.pptxhenarfdez
 
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIASISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIAFabiolaGarcia751855
 
Los avatares para el juego dramático en entornos virtuales
Los avatares para el juego dramático en entornos virtualesLos avatares para el juego dramático en entornos virtuales
Los avatares para el juego dramático en entornos virtualesMarisolMartinez707897
 
Feliz Día de la Madre - 5 de Mayo, 2024.pdf
Feliz Día de la Madre - 5 de Mayo, 2024.pdfFeliz Día de la Madre - 5 de Mayo, 2024.pdf
Feliz Día de la Madre - 5 de Mayo, 2024.pdfMercedes Gonzalez
 
activ4-bloque4 transversal doctorado.pdf
activ4-bloque4 transversal doctorado.pdfactiv4-bloque4 transversal doctorado.pdf
activ4-bloque4 transversal doctorado.pdfRosabel UA
 
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN PARÍS. Por JAVIER SOL...
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN  PARÍS. Por JAVIER SOL...ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN  PARÍS. Por JAVIER SOL...
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN PARÍS. Por JAVIER SOL...JAVIER SOLIS NOYOLA
 
UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...
UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...
UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...rosalindatellodelagu
 

Recently uploaded (20)

6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria
 
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESOPrueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
 
LA JUNGLA DE COLORES.pptx Cuento de animales
LA JUNGLA DE COLORES.pptx  Cuento de animalesLA JUNGLA DE COLORES.pptx  Cuento de animales
LA JUNGLA DE COLORES.pptx Cuento de animales
 
Tema 11. Dinámica de la hidrosfera 2024
Tema 11.  Dinámica de la hidrosfera 2024Tema 11.  Dinámica de la hidrosfera 2024
Tema 11. Dinámica de la hidrosfera 2024
 
Educacion Basada en Evidencias SM5 Ccesa007.pdf
Educacion Basada en Evidencias  SM5  Ccesa007.pdfEducacion Basada en Evidencias  SM5  Ccesa007.pdf
Educacion Basada en Evidencias SM5 Ccesa007.pdf
 
Tema 17. Biología de los microorganismos 2024
Tema 17. Biología de los microorganismos 2024Tema 17. Biología de los microorganismos 2024
Tema 17. Biología de los microorganismos 2024
 
La Sostenibilidad Corporativa. Administración Ambiental
La Sostenibilidad Corporativa. Administración AmbientalLa Sostenibilidad Corporativa. Administración Ambiental
La Sostenibilidad Corporativa. Administración Ambiental
 
ACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLA
ACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLAACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLA
ACRÓNIMO DE PARÍS PARA SU OLIMPIADA 2024. Por JAVIER SOLIS NOYOLA
 
Actividades para el 11 de Mayo día del himno.docx
Actividades para el 11 de Mayo día del himno.docxActividades para el 11 de Mayo día del himno.docx
Actividades para el 11 de Mayo día del himno.docx
 
prostitución en España: una mirada integral!
prostitución en España: una mirada integral!prostitución en España: una mirada integral!
prostitución en España: una mirada integral!
 
Los dos testigos. Testifican de la Verdad
Los dos testigos. Testifican de la VerdadLos dos testigos. Testifican de la Verdad
Los dos testigos. Testifican de la Verdad
 
AEC2. Egipto Antiguo. Adivina, Adivinanza.pptx
AEC2. Egipto Antiguo. Adivina, Adivinanza.pptxAEC2. Egipto Antiguo. Adivina, Adivinanza.pptx
AEC2. Egipto Antiguo. Adivina, Adivinanza.pptx
 
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIASISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
 
Los avatares para el juego dramático en entornos virtuales
Los avatares para el juego dramático en entornos virtualesLos avatares para el juego dramático en entornos virtuales
Los avatares para el juego dramático en entornos virtuales
 
Feliz Día de la Madre - 5 de Mayo, 2024.pdf
Feliz Día de la Madre - 5 de Mayo, 2024.pdfFeliz Día de la Madre - 5 de Mayo, 2024.pdf
Feliz Día de la Madre - 5 de Mayo, 2024.pdf
 
activ4-bloque4 transversal doctorado.pdf
activ4-bloque4 transversal doctorado.pdfactiv4-bloque4 transversal doctorado.pdf
activ4-bloque4 transversal doctorado.pdf
 
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN PARÍS. Por JAVIER SOL...
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN  PARÍS. Por JAVIER SOL...ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN  PARÍS. Por JAVIER SOL...
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN PARÍS. Por JAVIER SOL...
 
UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...
UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...
UNIDAD DE APRENDIZAJE DE PRIMER GRADO DEL MES DE MAYO PARA TRABAJAR CON ESTUD...
 
Novena de Pentecostés con textos de san Juan Eudes
Novena de Pentecostés con textos de san Juan EudesNovena de Pentecostés con textos de san Juan Eudes
Novena de Pentecostés con textos de san Juan Eudes
 
Supuestos_prácticos_funciones.docx
Supuestos_prácticos_funciones.docxSupuestos_prácticos_funciones.docx
Supuestos_prácticos_funciones.docx
 

⭐⭐⭐⭐⭐ SISTEMAS DIGITALES 1, PROYECTOS PROPUESTOS (2021 PAE)

  • 2. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que encuentra el valor mínimo de 3 números BCD ingresador por un unico puerto. Ejemplo: 9-1-7 (Min = 1); 0-2-1 (Min = 0). • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán usados para determinar el número más pequeño ingresado. • Dígito: entrada de 4 bits que permite el ingreso de los números BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se almacene el número ingresado por el puerto “Dígito”. • Mínimo: Salida de 4 bits que muestra en BCD el valor del mínimo número ingresado. • Fin: señal de salida que indica que el sistema digital ya ha finalizado la búsqueda del valor más pequeño ingresado. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALOR MÍNIMO DE 3 NÚMEROS vasanza
  • 3. • Diagrama de bloques: • Algoritmo de la MSS: • https://www.overleaf.com/latex/templates/pseudocode-algorithmtemplate/zrqcdnkhqvgb • Github por Quezada: • https://github.com/cemaquez/ProyectoDigitales • Video del proyecto por Quezada: • https://www.youtube.com/watch?v=xGNLM9sFwyA vasanza
  • 4. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que encuentra el valor máximo de 3 números BCD ingresador por un unico puerto. Ejemplo: 9-1-7 (Max = 9); 0-2-1 (Max = 2). • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán usados para determinar el número más grande ingresado. • Dígito: entrada de 4 bits que permite el ingreso de los números BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se almacene el número ingresado por el puerto “Dígito”. • Máximo: Salida de 4 bits que muestra en BCD el valor del máximo número ingresado. • Fin: señal de salida que indica que el sistema digital ya ha finalizado la búsqueda del valor más grande ingresado. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALOR MÁXIMO DE 3 NÚMEROS vasanza
  • 5. • Diagrama de bloques: • Algoritmo de la MSS: • Github por Avilés: • https://github.com/mel1221a/PROYECTO-SD • Video del proyecto por Avilés: • https://www.youtube.com/watch?v=jci3zNgFO0c vasanza
  • 6. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que encuentra el valor promedio (entero) de 4 números BCD ingresador por un unico puerto. Ejemplo: 1-2-3-4 (Mean = 2); 7-2-5-1 (Mean = 3). • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán usados para determinar el valor promedio. • Dígito: entrada de 4 bits que permite el ingreso de los números BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se almacene el número ingresado por el puerto “Dígito”. • Promedio: Salida de 4 bits que muestra en BCD el valor entero del promedio calculado. • Fin: señal de salida que indica que el sistema digital ya ha finalizado de calcular el valor promedio de los 4 números ingresados. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALOR PROMEDIO DE 4 NÚMEROS vasanza
  • 7. • Diagrama de bloques: • Algoritmo de la MSS: • Github por Llaguno: • https://github.com/allaguno29/ProyectoSDY • Video del proyecto por Llaguno: • https://youtu.be/iIUAM5jyWIk vasanza
  • 8. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que se comporta como un contador ascendente de 0 a 15. La salida se presenta de forma binaria (considere la cantidad de bits que crea necesario) en código GRAY. • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el contador empiece a trabajar. • Fin: señal de salida que indica que el contador ha llegado a su valor máximo. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • Salida_Bin: señal binaria que refleja el valor actual del contador. • Salida_GRAY: señal binaria que refleja el valor actual del contador en código GRAY. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL CONTADOR UP EN GRAY vasanza
  • 9. • Diagrama de bloques: • Algoritmo de la MSS: • Github por Mite: • https://github.com/giomite/ContadorPr • Video del proyecto por Mite: • https://www.youtube.com/watch?v=3vPGToW8GHQ&feature=youtu.be vasanza
  • 10. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que se comporta como un contador descendente de 0 a 15. La salida se presenta en código BCD. • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el contador empiece a trabajar. • Fin: señal de salida que indica que el contador ha llegado a su valor máximo. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • Salida_Bin: señal binaria que refleja el valor actual del contador. • Salida_BCD: señal binaria que refleja el valor actual del contador en BCD. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL CONTADOR DOWN EN BCD vasanza
  • 11. • Diagrama de bloques: • Algoritmo de la MSS: • Github por García: • https://github.com/Antonella-garcia/proyecto_SD1 • Video del proyecto por García: • https://www.youtube.com/watch?v=YCn47A3mCiE vasanza
  • 12. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que valida el ingreso de una clave de 3 dígitos BCD. La salida OK solo se activara cuando la clave ingresada sea la correcta. Además, considere que la clave es fija “123”. • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a validar los siguientes tres dígitos ingresados. • Dígito: entrada de 4 bits que permite el ingreso de los dígitos de la clave en BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se valide el dígito ingresado en ese instante. • OK: señal de salida que indica que la clave ingresada es correcta. • Fin: señal de salida que indica que el validador de clave ha culminado de validar una clave de 3 dígitos. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALIDADOR DE CLAVE DE 3 DIGITOS vasanza
  • 13. • Diagrama de bloques: • Algoritmo de la MSS: • Github por Chávez: • https://github.com/yorlandochavez95/Proyecto • Video del proyecto por Chávez: • https://www.youtube.com/watch?v=ckWJqDTWOak vasanza
  • 14. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que realiza la suma de tres números BCD ingresados por un único puerto de entrada. • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a validar los siguientes tres dígitos ingresados. • Dígito: entrada de 4 bits que permite el ingreso de los dígitos de la clave en BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se valide el dígito ingresado en ese instante. • OK: señal de salida que indica que la clave ingresada es correcta. • Fin: señal de salida que indica que el validador de clave ha culminado de validar una clave de 3 dígitos. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL SUMADOR DE 3 NUMEROS BCD vasanza
  • 15. • Diagrama de bloques: • Github por López: • https://github.com/lopez70-lab/proyecto4 • Video del proyecto por López: • https://www.youtube.com/watch?v=gz6Nu6HSkkg vasanza
  • 16. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que valida el orden ascendente de 3 números BCD ingresador por un unico puerto. Ejemplo: 4-8-9 (Si Cumple); 4-6-2 (No Cumple). • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán validados. • Dígito: entrada de 4 bits que permite el ingreso de los números BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se almacene el numero ingresado por el puerto “Dígito”. • Validación: Salida de un bit que si es ‘1’ indica que la secuencia ingresada si cumple el orden ascendente y si es ‘0’ no cumple. • Fin: señal de salida que indica que el sistema digital ya ha finalizado de validar los 3 números ingresados. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALIDADOR DE 3 NÚMEROS ASCENDENTES vasanza
  • 17. • Diagrama de bloques: • Algoritmo de la MSS: • Github por Pérez: • https://github.com/MiguelAngelPerezGuerra/BCDascendente_ProyectoN5 • Video del proyecto por Pérez: • https://www.youtube.com/watch?v=qrIhoM1Gin0 vasanza
  • 18. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que valida el orden descendente de 3 números BCD ingresador por un unico puerto. Ejemplo: 4-8-9 (No Cumple); 7-6-2 (Si Cumple). • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán validados. • Dígito: entrada de 4 bits que permite el ingreso de los números BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se almacene el numero ingresado por el puerto “Dígito”. • Validación: Salida de un bit que si es ‘1’ indica que la secuencia ingresada si cumple el orden descendente y si es ‘0’ no cumple. • Fin: señal de salida que indica que el sistema digital ya ha finalizado de validar los 3 números ingresados. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALIDADOR DE 3 NÚMEROS DESCENDENTE vasanza
  • 19. • Diagrama de bloques: • Algoritmo de la MSS: • Github por Macías: • https://github.com/irvmgarz/Proyecto9IrvingMacias • Video del proyecto por Macías: • https://www.youtube.com/watch?v=VVyoddrt6lo vasanza
  • 20. • ESPECIFICACIONES: • Se desea implementar una Sistema Digital que valida la pertenencia a los multiplos de base 2 (en orden incremental) de 3 números BCD ingresador por un unico puerto. Ejemplo: 1-2-4 (Si Cumple); 1-4-8 (No Cumple). • Para implementar su solución, usted deberá programar en VHDL los componentes MSI que considere necesarios: Flip-Flops, Registros, Contadores, Multiplexores, Decodificadores, Sumadores, Comparadores. • Se recomienda también programar en VHDL las puertas lógicas básicas que utilice. • SEÑALES: • Start: señal de entada que luego de presionar y soldar hace que el Sistema Digital empiece a recibir uno a uno los números BCD que serán validados. • Dígito: entrada de 4 bits que permite el ingreso de los números BCD. • Enter: señal de entrada que luego de presionar y soltar hace que se almacene el numero ingresado por el puerto “Dígito”. • Validación: Salida de un bit que si es ‘1’ indica que la secuencia ingresada si cumple el orden incremental de múltiplos de base 2 y si es ‘0’ no cumple. • Fin: señal de salida que indica que el sistema digital ya ha finalizado de validar los 3 números ingresados. Para volver a utilizar el sistema digital, es necesario volver a presionar y soltar el botón “start”. • INFORMACIÓN ADICIONAL: • Video: Lenguaje de descripción de hardware (Ejemplo 1 - concurrencia) • Video: Lenguaje de descripción de hardware (Ejemplo 2 - secuencialidad) • REPOSITORIO CON CÓDIGOS VHDL: • https://github.com/vasanza/MSI-VHDL VALIDADOR DE 3 NÚMEROS MULTIPLOS DE BASE 2 vasanza
  • 21. • Diagrama de bloques: • Algoritmo de la MSS: vasanza