Pertemuan 13 famili power pc
Upcoming SlideShare
Loading in...5
×
 

Like this? Share it with your network

Share

Pertemuan 13 famili power pc

on

  • 869 views

 

Statistics

Views

Total Views
869
Views on SlideShare
835
Embed Views
34

Actions

Likes
0
Downloads
2
Comments
0

2 Embeds 34

http://jumiatiasiz-jumiati.blogspot.com 29
http://webcache.googleusercontent.com 5

Accessibility

Categories

Upload Details

Uploaded via as Microsoft PowerPoint

Usage Rights

© All Rights Reserved

Report content

Flagged as inappropriate Flag as inappropriate
Flag as inappropriate

Select your reason for flagging this presentation as inappropriate.

Cancel
  • Full Name Full Name Comment goes here.
    Are you sure you want to
    Your message goes here
    Processing…
Post Comment
Edit your comment

Pertemuan 13 famili power pc Presentation Transcript

  • 1. FAMILI PowerPC BY: JUMIATI 092904035Pendidikan Teknik Iinformatika & Komputer Prndidikan Teknik Elektro Universitas Negeri Makassar Powerpoint Templates Page 1
  • 2. Famili powerPC• Pada awal tahun 1990-an, IBM, Motorola, dan Apple, berkolaborasi mengembangkan famili prosesor RISC-style, powerPC (13), (14) unutk pasar pesonal komputer dan workstation. Prosesor powerpC yang diiproduksi oleh IBM (15) dan motorola (5) telah digunakan dalam komputer IBM dan Aplle. Secara umum prsesor tersebut memiliki fitur arsitektural yang meneydiakan daya komputasi mirip dengan prosesor intel IA-32 dalam suatu periode waktu.prosesor yang pertama mengimplementasikan arsitektur powerPC yaitu 601, dproduksi pada tahun 1993. uraian arsitektur set instruksi famili baru ditampilkan terlebih dahulu selanjutnya di ikuti dengan deskripsi beberapa implementasi prosesornya. Powerpoint Templates Page 2
  • 3. Set register• Tedapat 32 general purpose register dab 32 floating point register. Floating point register memiliki panjang 64 bit. Standar IEEE digunakan untuk representasi bilangan floating point. Arsitektur powerPC mendefinisikan mode operasi 32-bit dan 64- bit. Ukuran general purpose register ditentukan dari begaimana mode tersebut diimplementasikan aleh prosesor tertentu. Powerpoint Templates Page 3
  • 4. Mode pengalamatan memori• Memori adalah byte addresable dan hanya dapat diakses oleh instruksi load dan store yang mentransfer operand data antar memori dan prosesor register. Untuk tetap sesui dengan tipe desain RISC, maka hanya bentuk sederhana pengalamatan indexed yang digunakan suatu efective address dibangitkan dengan menambahkan isi base register dengan index yang merupakan nilai immediate yang terdapat dalam instruksi atau isi index register. Instruksi load dan store memiliki sejumlah versi yang meneydiakan fleksibilitas dalam mentransfer operand dengan berbagai tipe dan ukuran. Powerpoint Templates Page 4
  • 5. instruksi• Instruksi powerPC memiliki panjang 32 bit dan format reguler. Instruksi aritmatika dan logika menggunakan format 3 register yang menetapkan dua operand register dan satu destination register untuk menyimpan hasilnya. Disediakan sejumlah besar instruksi conditional branch. Powerpoint Templates Page 5
  • 6. Prosesor powerPC• Dalam jajaran produk IBM, arsitektur powerPC merupakan pengganti arsitektur power yang digunakan dalam prosesor jenis IBM RISC system/6000 pada komputer. Implementasi pertama arsitektur powerPC adalah prosesor 601 yang merupakan prosesor transisi antara dua arsitektur sedemikian sehingga mengimplementasikan superset dari instruksi power terkompilasi dan juga program powerPC. Prosesor selanjutnya dalam famili tersebut sepenuhnya prosesor PowerPC. Powerpoint Templates Page 6
  • 7. Famili sun microsistems sparc• Arsitektur SPARC dikembangkan oleh sun microsystem corporation untuk menjadi arsitektur scalable. Prosesor SPARC ditujukan untuk pasar workstation dan server performa tinggi. Prosesor tersebut didesain sehingga dapat digunakan dalam sistem multiple prosesor dimana prosesor tersebut berbagi memory utama bersama. Arsitektur SPARC adalah arsitektur RISC-style dengan format instruksi 3 register, 32-bit, fixed length. Semua instruksi yang menjalankan operasi pada data manipulasi operand dalam prosesor register. Powerpoint Templates Page 7
  • 8. Famili compact alpha• Arsitektur alpha merupakan desain RISC dengan 64bit alamat dalam ukuran data. Terdapat 32 general-pupose register dan 32 floating point register unit operasi multiple pipelined digunakan dalam semua prosesor 21X64 untuk mencapai tingkat eksekusi instruksi superskalar, ditingkatkan oleh prediksi branch statik dan dinamik. Digunakan chace-on chip data den instruksi terpisah. Powerpoint Templates Page 8
  • 9. Prosesor Alpha 21064• Implementasi pertama arsitektur alpha 21064 adalah chip 200- MHz dengan 1,7 juta transistor yang mendisipasikan 30 watt daya. Maksimum dua instruksi dapat dikeluarkan perclock sysle. Digunakan empat unit pengolahan mandiri: satu unit floating point, satu unit integer, satu unut branching dan satu unit memoty load/store. Dalam pipeline dalam keempat unit ini masing-masing adalah tujuh, sepuli, enam, tujuh, empat stage pertama adalah biasa dan dapat menangani dua arus instruksi secara paralel. Powerpoint Templates Page 9
  • 10. Prosesor alpha 21164• Prosesor 21164 diperkenalkan pada tahun 1994. prosesor ini menyediakan sekitar dua kali performa prosesor 21064 pertama. Jumlah transistor dalam 21164 adalah 9,3 juta dan 50 watt daya didisipikasikan pada clock rate sebesar 300 MHz. disediakan chace on-chip,unified, 96Kbyte L2. selain chace instruksi dan data 8K-byte L1. chace L2 adalah 3-ways set associative dan memiliki 64 byte clock. Chace off chip L3 dapat dikonfigurasikan dengan kapasitas antara 1M dan 64M byte. Powerpoint Templates Page 10
  • 11. Prosesor alpha 21264• 21264 adalh prosesor terbaru dalam jenis 21X64 [24]. Prsesor ini diperkenalkan pada tahun 1998 dengan 500 MHz clock rate. Pada tahun 2001 tersedia versi yang bekerja sampai dengan 850 Mhz. terdapat 15 juta transistor dalam chip prosesor.chace instruksi dan data L1 lebih besar pada tiap 64K byte. Keduanya adalah chace 2-way set assosiative. Cahce unified L2 adalah off- chip dan dapat dikonfigurasikan dengan kapasitas antara 1M dan 16M byte. Tidak ada level chace L3 hit rate yang meningkatkan dalam chace L1 adalah lebih besar mengakibatkan penurunan keseluruhandalam latensi akses memori sekalipun chace L2 adalah off chip. Powerpoint Templates Page 11
  • 12. Famili intel IA-64• Sejak pertenggahan tahun 1990-an intel dan Hewlett-packed telah bergabung menggunakan arsitektur mikroprosesor 64-bit yang disebut IA-64. prosesor yang pertama mengimplementasikan arsitektur ini disebut itanium. Arsitektur IA-64 menggunakan ruang alamat 64-bit dan format integer dan floating pont 64-bit. Format instruksi 3-register RISC-like menggukan 41 bit. Terdapat field 7 bit register untuk pengalamatan 128 general register dan 128 floating point register. Field 6 bit menetapkan ekesekusi conditional dari instruksi yang dideskripsikan berikut. 14 bit berikutnya dari instruksi tersebut digunakan untuk menetapkan OP code. Powerpoint Templates Page 12
  • 13. Prosesor STACK• Akses ke operand dalam stack dibatasi hanya ke operand yang berada dipuncak stack, dan hasilnya selalu dikembalikan ke puncak stack. Organisasi tipe ini tidak sesuai dengan desain prosesor RISC dan CISC saat ini yang sangat paralel. Dalam prosesor ini akses simultan ke beberapa operand dalam set register yang besar diperlukan untuk performa tinggi. Meskipun demikian HP3000 dan seri awal komputer B5500, dan B6700 yang diproduksi oleh Burroughs corporation yyang juga menonjolkan pengolahan stack-orieented, secara historis penting sebagai implemetasi komersial komputasi stack. Powerpoint Templates Page 13
  • 14. Sekian dan terima kasih Powerpoint Templates Page 14