3. М А Г И С Т Р А Л ЬМ А Г И С Т Р А Л Ь
ЦентральныйЦентральный
процессорпроцессор
ОперативнаяОперативная
памятьпамять
ДолговременнаяДолговременная
памятьпамять
УстройстваУстройства
вводаввода
информацииинформации
УстройстваУстройства
выводавывода
информацииинформации
Функциональная схема компьютераФункциональная схема компьютера
системный блоксистемный блок
4. Магистраль (шина FSB)Магистраль (шина FSB)
Шина данныхШина данных
Шина адресаШина адреса
Шина управленияШина управления
Передача данныхПередача данных
между устройствамимежду устройствами
компьютеракомпьютера
ВыборВыбор
устройства илиустройства или
ячейки памятиячейки памяти
ПередачаПередача
управляющихуправляющих
сигналовсигналов
РазрядностьРазрядность равна разрядности процессора – количествуравна разрядности процессора – количеству
двоичных разрядов (бит), обрабатываемых процессором задвоичных разрядов (бит), обрабатываемых процессором за
один тактодин такт
УУ УУ
ПП УУ
РазрядностьРазрядность определяет объём адресуемой памяти;определяет объём адресуемой памяти;
N=2N=2II
, где I – разрядность, а N – объём адресуемой памяти, где I – разрядность, а N – объём адресуемой памяти
64 бит64 бит
64 бит64 бит
N=2N=26464
=18446744073709551616 ячеек;=18446744073709551616 ячеек;
IIопоп=I=Iячяч*N*N ≈≈ 17 млрд. Гбайт17 млрд. Гбайт
УУ УУ