Sistemas Secuenciales<br />
R=1, Q=0 reset<br />S=1, Q=1  set<br />Según el tipo de puertaEl Nor se denomina de BORRADO PRIORITARIO<br />0<br />0<br /...
R=1, Q=0 reset<br />S=1, Q=1  set<br />Según el tipo de puertaEl NAND se denomina de INSCRIPCION PRIORITARIA<br />1<br />1...
Se construyea partir de un RS<br />K<br />J<br />K=1, Q=0 reset<br />J=1, Q=1  set<br />Cuando las  entradas J=K=1 el bies...
No se fabrica, si no<br />que se construye apartir de un J-K<br />T<br />J<br />K<br />Divide entre dos la frecuenciade la...
Q<br />LATCH (cerrojo)<br />Q<br />C<br />El valor de la salida Qes igual que la entrada D,<br />Siempre que la señal C <b...
R<br />S<br />Reloj  C<br />C<br />Sólo cuando la señal de reloj permanece en <br />nivel alto las entradas producen su ef...
mantiene<br />cambia<br />
CONTADOR BINARIO SINCRONO ASCENDENTE<br />
CONTADOR BINARIO SINCRONO DESCENDENTE<br />
Reloj digital<br />Decodif. BCD-7 seg.<br />contadores<br />Generador impulsos<br />
Reloj digital<br />Generador de impulsos (reloj)<br />
Upcoming SlideShare
Loading in …5
×

Ctos sec

899 views

Published on

0 Comments
0 Likes
Statistics
Notes
  • Be the first to comment

  • Be the first to like this

No Downloads
Views
Total views
899
On SlideShare
0
From Embeds
0
Number of Embeds
281
Actions
Shares
0
Downloads
11
Comments
0
Likes
0
Embeds 0
No embeds

No notes for slide

Ctos sec

  1. 1. Sistemas Secuenciales<br />
  2. 2.
  3. 3.
  4. 4.
  5. 5. R=1, Q=0 reset<br />S=1, Q=1 set<br />Según el tipo de puertaEl Nor se denomina de BORRADO PRIORITARIO<br />0<br />0<br />Es fácilmente comprobable la capacidad dealmacenamiento. Una vez puesta la salida <br />a 1 (S=1) ó a 0 (R=1), la salida se mantiene <br />Aunque la entrada correspondiente pase a 0.<br />
  6. 6. R=1, Q=0 reset<br />S=1, Q=1 set<br />Según el tipo de puertaEl NAND se denomina de INSCRIPCION PRIORITARIA<br />1<br />1<br />1<br />1<br />Es fácilmente comprobable la capacidad dealmacenamiento. Una vez puesta la salida <br />a 1 (S=1) ó a 0 (R=1), la salida se mantiene <br />Aunque la entrada correspondiente pase a 0.<br />
  7. 7. Se construyea partir de un RS<br />K<br />J<br />K=1, Q=0 reset<br />J=1, Q=1 set<br />Cuando las entradas J=K=1 el biestable cambia de estado<br />No se concibe sin reloj,<br />porque en la situación J=K=1 <br />oscilaría<br />
  8. 8. No se fabrica, si no<br />que se construye apartir de un J-K<br />T<br />J<br />K<br />Divide entre dos la frecuenciade la señal aplicada a su entrada<br />
  9. 9. Q<br />LATCH (cerrojo)<br />Q<br />C<br />El valor de la salida Qes igual que la entrada D,<br />Siempre que la señal C <br />(reloj) este activada.Cuando C pasa a inactiva<br />El biestable queda <br />Enclavado con la información<br />Que tuviera en ese momento<br />
  10. 10.
  11. 11.
  12. 12.
  13. 13.
  14. 14. R<br />S<br />Reloj C<br />C<br />Sólo cuando la señal de reloj permanece en <br />nivel alto las entradas producen su efecto<br /> C es una llave. <br />
  15. 15.
  16. 16.
  17. 17.
  18. 18.
  19. 19.
  20. 20.
  21. 21. mantiene<br />cambia<br />
  22. 22.
  23. 23.
  24. 24.
  25. 25.
  26. 26.
  27. 27.
  28. 28.
  29. 29.
  30. 30.
  31. 31. CONTADOR BINARIO SINCRONO ASCENDENTE<br />
  32. 32.
  33. 33. CONTADOR BINARIO SINCRONO DESCENDENTE<br />
  34. 34.
  35. 35. Reloj digital<br />Decodif. BCD-7 seg.<br />contadores<br />Generador impulsos<br />
  36. 36. Reloj digital<br />Generador de impulsos (reloj)<br />

×