1. REPUBLICA BOLIVARIANA DE VENEZUELA MINISTERIO DE COMUNICACIÓN, CULTURA Y DEPORTE INSTITUTO UNIVERSITARIO DE TECNOLOGIA DE MARACA SECCION: 33-G EXPOSITORES: ENERO DE 2010 Sistemas Operativos II BERMUDEZ, JESUS : C.I 14.823.831. FERNANDEZ, NESTOR C.I: 14.921.140 GERALDINO, YENFRI C.I: 22.460.336 CHACON, YUDITH C.I: 15.465.115 ZAMBRANO, JORGE C.I: 16.081.550 GRUPO Nro. 4
2. ESQUEMA A DESARROLLAR 2.- TIEMPO COMPARTIDO O BUS COMÚN (O CONDUCTOR COMÚN ) 3.- MATRIZ DE BARRAS CRUZADAS E INTERRUPTORES 4.- ALMACENAMIENTO DE INTERCONEXIÓN MÚLTIPLE 5.- GRADOS DE ACOPLAMIENTO EN MULTIPROCESAMIENTO 5.1- ORGANIZACIÓN MAESTRO / SATÉLITE 8.- RECUPERACIÓN DE ERRORES 7.- RENDIMIENTO DEL SISTEMA DE MULTIPROCESAMIENTO 9.- MULTIPROCESAMIENTO SIMÉTRICO (MPS) 6.- SISTEMA OPERATIVO DE MULTIPROCESADORES 6.1- MAESTRO / SATÉLITE 6.2- EJECUTIVOS SEPARADOS 6.3- TRATAMIENTO SIMÉTRICO 10.- TENDENCIAS DE LOS MULTIPROCESADORES 1 .- ORGANIZACIÓN DEL HARDWARE DEL MULTIPROCESADOR
3.
4. Un procesador o procesador de Entrada / Salida que desee transferir datos debe efectuar los siguientes pasos: 1. Verificar la disponibilidad del conductor y de la unidad de destino. 2. Informar a la unidad de destino de lo que se va a hacer con los datos. 3. Iniciar la transferencia de datos. 2.- TIEMPO COMPARTIDO O BUS COMÚN (O CONDUCTOR COMÚN )
5. 3.- MATRIZ DE BARRAS CRUZADAS E INTERRUPTORES En este caso existe un camino diferente para cada unidad de almacenamiento, por lo cual las referencias a dos unidades diferentes de almacenamiento no son bloqueantes sino simultáneas y la multiplicidad de caminos de transmisión puede proporcionar tasas de transferencia muy altas.
6. 4.- ALMACENAMIENTO DE INTERCONEXIÓN MÚLTIPLE Se obtiene al sacar las lógicas de control, de conmutación y de arbitraje de prioridades fuera del interruptor de barras cruzadas y se las coloca en la interfaz de cada unidad de almacenamiento .
7. 5.- GRADOS DE ACOPLAMIENTO EN MULTIPROCESAMIENTO Los grados de acoplamiento en multiprocesamiento pueden clasificarse de ligeramente acoplados14 o rigidamente acoplados. 5.1.- ORGANIZACIÓN MAESTRO / SATELITE Un procesador está diseñado como el “maestro” y los otros como “satélites”. El procesador “maestro” es de propósito general y realiza operaciones de Entrada / Salida y computaciones. Los procesadores “satélites” sólo realizan computaciones.