Successfully reported this slideshow.

ACRiウェビナー:エッチ・ディー・ラボ様ご講演

0

Share

Loading in …3
×
1 of 10
1 of 10

More Related Content

Related Books

Free with a 14 day trial from Scribd

See all

Related Audiobooks

Free with a 14 day trial from Scribd

See all

ACRiウェビナー:エッチ・ディー・ラボ様ご講演

  1. 1. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 第7回ACRiウェビナー FPGAお役立ち情報をチラ見せ! ライトニングトーク大会 ライトニングトーク4:社内FPGA教育に関する取り組み 株式会社エッチ・ディー・ラボ 取締役 副社長 大村 正之 oomura@hdlab.co.jp 2022/1/18 ©hd Lab, Inc. 1
  2. 2. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 想定する視聴者  これから回路設計を業務としたいエンジニア  社内エンジニア教育でお困りの管理者 2022/1/18 ©hd Lab, Inc. 2
  3. 3. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 新卒・未経験者に求めるもの 2022/1/18 ©hd Lab, Inc. 3  論理的思考  コミュニケーション能力  (回路設計に対する)意欲
  4. 4. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 回路設計エンジニアの採用  中途採用エンジニア ◦ 2018年度以降、多数実績あり ◦ 即戦力として原則研修「なし」で業務をアサイン  新卒・第二新卒採用エンジニア ◦ 2020年度2名、2021年度1名、2022年度2名 ◦ 6か月~1年かけて研修  未経験者採用エンジニア ◦ 2018年度~、6名 ◦ 3か月~6か月かけて研修 2022/1/18 ©hd Lab, Inc. 4 合計8名が(対価を頂く) 業務にアサイン
  5. 5. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 新卒・未経験者向け研修 2022/1/18 ©hd Lab, Inc. 5  自己学習型研修 ◦ 電子教材・録画コンテンツ・講座コンテンツ利用  講座参加型研修 ◦ 社内向け開催 and/or お客様向け開催に参加  マンツーマン型研修 ◦ 「易しい」課題から「難しい」課題を順番に進める研修  テーマ特定型研修 ◦ バス設計、非同期設計、検証ポリシー等
  6. 6. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み HDLAB社教育環境 2022/1/18 ©hd Lab, Inc. 6  トレーニングコンテンツ ◦ HDLABオリジナルコンテンツ ◦ Xilinx社コンテンツ  FPGA評価ボード ◦ Xilinx社製評価ボード等多数  教育向けツール ◦ EDAベンダー:論理シミュレータ、リントツール ◦ Xilinx: Vivado ML, Vitis, Vitis AI, Petalinux, AI Engine
  7. 7. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み マンツーマン型研修の進め方 2022/1/18 ©hd Lab, Inc. 7 課題 コンテンツ*1 ①開発環境 構築 ②課題実施 ④問題の説明 (文書化・図面化) トレーナ or 有識者 ⑤解決策 策定 ③自己解決 出来ない問題 協議したい点を明確に してディスカッション 仕様書作成 設計(必要に応じてレビュー) 検証(シミュレーション) 実機確認 有 無 課題達成❕ → 次の課題へ *1 課題で扱うデザイン例: カメラ画像入出力 画像処理 DDRアクセス 「易しい」課題 ➡ 「難しい」課題 研修受講者
  8. 8. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 最近の事例Ⅰ 2022/1/18 ©hd Lab, Inc. 8  研修タイプ:マンツーマン型  実施者:2年ほど経験のある未経験採用若手エンジニア  期間:約2week  課題:Xilinx開発環境最新バージョンの構築 ◦ Vivado ML、Vitis、Vitis AI、Petalinuxが動作する仮想環境 を作り、社内外へ発信できるドキュメントとデータを作成する  PC仕様確認、Host OS、Gesut OS選定、必要ツール調査、構築作業  トレーニングコンテンツ+評価ボードを使用した開発環境の検証  ドキュメント作成
  9. 9. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 最近の事例Ⅱ 2022/1/18 ©hd Lab, Inc. 9  研修タイプ:自己学習型  実施者:ASIC開発経験のあるシニアエンジニア(FPGA未経験)  期間:約1ケ月  内容:Xilinxトレーニングコンテンツを利用した自己学習 ◦ Vivadoツールフロー、Timing解析、Timingクロージャ、Logicア ナライザ、UltraFast設計手法、Vitis HLS ◦ Zynq システムアーキテクチャ, Zynq エンベデッドデザイン, Vitis SDK ◦ ACRiルーム/ARTY A7利用 ※LEDチカチカ、MicroBlaze実装 ◦ Petalinuxをビルド:ZC702ボードでLinux起動  Python, Ruby, Perlパッケージ追加と動作確認
  10. 10. 第7回ACRiウェビナーFPGAお役立ち情報をチラ見せ! ライトニングトーク大会:ライトニングトーク4:社内FPGA教育に関する取り組み 最後に 2022/1/18 ©hd Lab, Inc. 10  HDLAB社は積極的に回路設計エンジニアを採用  ご紹介した社内教育の仕組みの外販を検討中 ◦ 特に「新卒・第二新卒・未経験者」向け 是非hdLab社迄 お問い合わせください jinji@hdlab.co.jp oomura@hdlab.co.jp

×