SlideShare a Scribd company logo
1 of 5
13. Kreslení schémat NAND

ČÍSLICOVÁ TECHNIKA

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
POUŽITÍ ZÁKONU DVOJITÉ NEGACE
Pokud funkci 2x znegujeme, zůstává její
funkce nezměněna
 Negace součtu dvou proměnných se rovná
součinu negovaných proměnných
 Funkce realizujeme pomocí IO 7400, který
obsahuje čtyři dvouvstupé hradla NAND


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
REALIZACE LOGICKÉHO SOUČTU OR
Aplikujeme dvojitou negaci

Y=

A+B

Jednu negaci ponecháme a druhou
negaci aplikujeme pomocí de
Morganova zákonu
o negaci součtu
.

Y = A. B
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
SCHÉMA
Každá negace představuje výstup jednoho
hradla NAND
A

&

&

B
&

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
REALIZACE LOGICKÉHO SOUČINU
Aplikujeme dvojitou negaci
Y = A.B

Schéma můžeme přímo nakreslit
A
B

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044

&

&
Y

.

More Related Content

More from zdendator

Zadání logické funkce
Zadání logické funkceZadání logické funkce
Zadání logické funkcezdendator
 
Skutečná realizace zadání logického problému
Skutečná realizace zadání logického problémuSkutečná realizace zadání logického problému
Skutečná realizace zadání logického problémuzdendator
 
Programovatelné logické funkce
Programovatelné logické funkceProgramovatelné logické funkce
Programovatelné logické funkcezdendator
 
Dekodér BCD/sedmisegment
Dekodér BCD/sedmisegmentDekodér BCD/sedmisegment
Dekodér BCD/sedmisegmentzdendator
 
Číslicové filtry
Číslicové filtryČíslicové filtry
Číslicové filtryzdendator
 
Zobrazovací jednotky
Zobrazovací jednotkyZobrazovací jednotky
Zobrazovací jednotkyzdendator
 
Av technika 13
Av technika 13Av technika 13
Av technika 13zdendator
 
Av technika 11
Av technika 11Av technika 11
Av technika 11zdendator
 
Av technika 10
Av technika 10Av technika 10
Av technika 10zdendator
 
Av technika 9
Av technika 9Av technika 9
Av technika 9zdendator
 

More from zdendator (20)

Bes09
Bes09Bes09
Bes09
 
Bes08
Bes08Bes08
Bes08
 
Bes06
Bes06Bes06
Bes06
 
Bes05
Bes05Bes05
Bes05
 
Bes03
Bes03Bes03
Bes03
 
Bes02
Bes02Bes02
Bes02
 
Bes01
Bes01Bes01
Bes01
 
Absolutoria
AbsolutoriaAbsolutoria
Absolutoria
 
Bes04
Bes04Bes04
Bes04
 
Zadání logické funkce
Zadání logické funkceZadání logické funkce
Zadání logické funkce
 
Skutečná realizace zadání logického problému
Skutečná realizace zadání logického problémuSkutečná realizace zadání logického problému
Skutečná realizace zadání logického problému
 
Programovatelné logické funkce
Programovatelné logické funkceProgramovatelné logické funkce
Programovatelné logické funkce
 
Dekodér BCD/sedmisegment
Dekodér BCD/sedmisegmentDekodér BCD/sedmisegment
Dekodér BCD/sedmisegment
 
Číslicové filtry
Číslicové filtryČíslicové filtry
Číslicové filtry
 
Multiplexor
MultiplexorMultiplexor
Multiplexor
 
Zobrazovací jednotky
Zobrazovací jednotkyZobrazovací jednotky
Zobrazovací jednotky
 
Av technika 13
Av technika 13Av technika 13
Av technika 13
 
Av technika 11
Av technika 11Av technika 11
Av technika 11
 
Av technika 10
Av technika 10Av technika 10
Av technika 10
 
Av technika 9
Av technika 9Av technika 9
Av technika 9
 

Kreslení schémat pomocí hradel NAND

  • 1. 13. Kreslení schémat NAND ČÍSLICOVÁ TECHNIKA VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 2. POUŽITÍ ZÁKONU DVOJITÉ NEGACE Pokud funkci 2x znegujeme, zůstává její funkce nezměněna  Negace součtu dvou proměnných se rovná součinu negovaných proměnných  Funkce realizujeme pomocí IO 7400, který obsahuje čtyři dvouvstupé hradla NAND  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 3. REALIZACE LOGICKÉHO SOUČTU OR Aplikujeme dvojitou negaci Y= A+B Jednu negaci ponecháme a druhou negaci aplikujeme pomocí de Morganova zákonu o negaci součtu . Y = A. B VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 4. SCHÉMA Každá negace představuje výstup jednoho hradla NAND A & & B & VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 5. REALIZACE LOGICKÉHO SOUČINU Aplikujeme dvojitou negaci Y = A.B Schéma můžeme přímo nakreslit A B VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044 & & Y .