Memoria ram
Upcoming SlideShare
Loading in...5
×
 

Like this? Share it with your network

Share

Memoria ram

on

  • 230 views

 

Statistics

Views

Total Views
230
Views on SlideShare
211
Embed Views
19

Actions

Likes
0
Downloads
3
Comments
0

1 Embed 19

http://cristianguevara11c.blogspot.com 19

Accessibility

Categories

Upload Details

Uploaded via as Microsoft PowerPoint

Usage Rights

© All Rights Reserved

Report content

Flagged as inappropriate Flag as inappropriate
Flag as inappropriate

Select your reason for flagging this presentation as inappropriate.

Cancel
  • Full Name Full Name Comment goes here.
    Are you sure you want to
    Your message goes here
    Processing…
Post Comment
Edit your comment

Memoria ram Presentation Transcript

  • 1. En la memoria RAM se guardan todas las instrucciones queejecutan el procesador y otras unidades de computo se puedeacceder aleatoriamente es la mas común en ordenadores yotros dispositivos
  • 2. Pequeña placa de circuito impreso con varios chips dememoria integrados. Se fabrican con diferentes velocidadesde acceso capacidades (4, 8, 16, 32, 64 Mb) y son de 30 ó72 contactos.
  • 3. •Contiene 184 pines y necesita de difusores de calor consistentesa una placa metálica•Basado en un bus de datos de 16 bits y tiene velocidades de 300a 533 MHz
  • 4. Son más alargados, cuentan con 168 contactos y llevan dosmuescas para facilitar su correcta colocación. Puedenmontarse de 1 en 1
  • 5. SÍNCRONAS: ESTÁN EN SINCRONÍA CON EL PROCESADOR.FPM-RAM (Fast Page Mode)DRAMEDO-RAM (Extended Data Output)BEDO-RAM (Burst Extended Data Output)ASÍNCRONAS: NO ESTÁN EN SINCRONÍA CON EL PROCESADORPC 2700 ó DDR333 SDR SDRAM (Synchronous DRAM)PC 3200 ó DDR400 PC66PC -4200 ó DDR2-533 PC100PC -4800 ó DDR2-600 PC133PC -5300 ó DDR2-667 DDR SDRAMPC -6400 ó DDR2-800 PC 1600 ó DDR200DDR3 PC 2100 ó DDR266
  • 6. •el procesador puede obtener información en cada ciclo dereloj, sin estados de espera•El acceso a los datos esta sincronizado con una señal dereloj externa.
  • 7. Esta memoria es muy, ya que era la que se incluía en los antiguos 386,486 y primeros Pentium, Se encuentra en los SIMM de 30 contactos ylos posteriores de 72.
  • 8. sólo podía acceder a un solo byte al tiempoDa mayor calidad, alcanza velocidades de hasta 45 ns. Se encuentra en los Pentium, Pentium Pro y primerosPentium II en SIMM de 72 contactos y en los primerosDIMM de 168 contactos, funcionando a 5 y 3,3 voltios.
  • 9. Diseñada originalmente para los chipset HX, permitetransferir datos al procesador en cada ciclo de reloj,reduciendo los tiempos de espera del procesador, aunque sinconseguir eliminarlos del todo.
  • 10. Se sincroniza con la velocidad del procesador, pudiendoobtener información en cada ciclo de reloj,evitando los estados de espera que se producían antes.es capaz de soportar las velocidades del bus a 100 y 133MHz, alcanzando velocidades por debajo de 10 ns.Se encuentra en la práctica mayoría de los módulos DIMMde 168 contactos.
  • 11. Es un tipo de memoria SDRAM, cumple unas ciertasnormas referentes a calidad de los chips y diseño de loscircuitos impresos establecidas por Intel
  • 12. Tiene unas grandes exigencias técnicas para garantizar que elmódulo de memoria que la cumpla funcione correctamente alas nuevas velocidades de bus de 133 MHz que se hanincorporado a los últimos Pentium III.
  • 13. Es un tipo de memoria de 64 bits que alcanza ráfagas de 2ns, es el complemento ideal para las tarjetas gráficas AGP,evitando los cuellos de botella entre la tarjeta.
  • 14. Cuenta con mecanismos para duplicar las prestacionesobtenidas a la velocidad del reloj del sistema. Fuesoportada por ciertos chipset Socket 7, pero al no serapoyada por Intel no está demasiado extendida.
  • 15. Incluye una pequeña memoria estática en el interior delchip SDRAM. Se basa en un principio muy similar al de lamemoria caché utilizada en los procesadores.
  • 16. Se basa, al igual que la DRDRAM, en un protocolopropietario, que separa las líneas CAS, RAS y de datos.
  • 17. SLDRAM: Se basa, al igual que la DRDRAM, enun protocolo propietario, que separa las líneasCAS, RAS y de datos.